[发明专利]一种基于长线级联的M-LVDS总线系统及方法在审

专利信息
申请号: 201811518283.3 申请日: 2018-12-12
公开(公告)号: CN109547314A 公开(公告)日: 2019-03-29
发明(设计)人: 刘辉;孙军峰;潘雷;李常辉;丁辉;黄赟;王庆勇;张磊 申请(专利权)人: 卡斯柯信号有限公司
主分类号: H04L12/40 分类号: H04L12/40;H04L12/02
代理公司: 上海科盛知识产权代理有限公司 31225 代理人: 应小波
地址: 200070 上海市静安区*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 长线 级联 总线系统 可扩展 实时性 个机 机笼
【权利要求书】:

1.一种基于长线级联的M-LVDS总线系统,其特征在于,该系统包括两个独立机笼,所述的两个机笼通过2路M-LVDS总线连接。

2.根据权利要求1所述的一种基于长线级联的M-LVDS总线系统,其特征在于,所述的2路M-LVDS总线为两根10米以上的双绞屏蔽线缆。

3.根据权利要求1所述的一种基于长线级联的M-LVDS总线系统,其特征在于,所述的两个机笼中背板上的M-LVDS总线的走线等长,且阻抗控制为100Ω±10%,所述的M-LVDS总线在两个背板上的终端设有匹配电阻和滤波处理电路。

4.根据权利要求1所述的一种基于长线级联的M-LVDS总线系统,其特征在于,单个所述的机笼包括多块支持M-LVDS总线协议的板卡,所述的多块板卡在同一个机笼内通过M-LVDS总线通信,所述的M-LVDS总线在背板上的两个终端设有匹配电阻。

5.根据权利要求4所述的一种基于长线级联的M-LVDS总线系统,其特征在于,所述的板卡包括FPGA、隔离模块和驱动模块,所述的FPGA依次通过隔离模块和驱动模块连接M-LVDS总线。

6.根据权利要求5所述的一种基于长线级联的M-LVDS总线系统,其特征在于,所述的隔离模块包括2个独立的隔离电源模块和2个独立的M-LVDS隔离芯片;所述的驱动模块包括2个独立的M-LVDS总线驱动芯片。

7.根据权利要求5所述的一种基于长线级联的M-LVDS总线系统,其特征在于,所述的M-LVDS总线通信速率通过板卡上的FPGA设置。

8.一种采用权利要求5所述的基于长线级联的M-LVDS总线系统的方法,其特征在于,所述的单个机笼内多个板卡通过M-LVDS总线通信包括以下步骤:

步骤1、从FPGA发出的数据首先经过隔离模块进行电气隔离,然后进入驱动模块完成电平转换,单端信号转换成差分信号;

步骤2、差分信号连接到背板上,当该板卡作为主设备时,数据将发送到M-LVDS总线上去;

步骤3、如果该板卡作为从设备,将从M-LVDS总线上接收数据,然后通过驱动模块将差分信号转换成单端信号;

步骤4、该单端信号通过隔离模块隔离后进入FPGA,FPGA对数据进行处理。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于卡斯柯信号有限公司,未经卡斯柯信号有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201811518283.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top