[发明专利]电流生成电路有效
申请号: | 201811533041.1 | 申请日: | 2018-12-14 |
公开(公告)号: | CN109960309B | 公开(公告)日: | 2022-02-18 |
发明(设计)人: | 杉浦正一;五十岚敦史;大冢直央 | 申请(专利权)人: | 艾普凌科有限公司 |
主分类号: | G05F3/26 | 分类号: | G05F3/26 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 王岳;闫小龙 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电流 生成 电路 | ||
本发明涉及电流生成电路。电流生成电路具备:电流源电路,具备第一晶体管、和与第一晶体管的源极或漏极连接的第一电阻,输出基于第一晶体管的源极电压或漏极电压和第一电阻的电阻值的、第一电流;电流控制电路,具备电压输入端子、第二晶体管、和与第二晶体管的源极连接并且电压输入端子的电压被输入到栅极的第三晶体管,输出基于第二晶体管的源极电压和第三晶体管的电阻值的、第二电流;以及阻抗电路,具备由与第一电阻相同的种类的电阻体构成的第二电阻、和与第二电阻串联连接并且将栅极与漏极短路的第四晶体管,通过流动第一电流和第二电流而产生向电压输入端子输入的控制电压。
技术领域
本发明涉及电流生成电路。
背景技术
在图6中示出以往的电流生成电路600的电路图。
以往的电流生成电路600具备误差放大电路61、电压源62、电阻63、NMOS晶体管64、以及PMOS晶体管65、66,将它们如图示那样连接来构成。
误差放大电路61对NMOS晶体管64的栅极电压进行控制,以使电压源62的电压与通过在电阻63中流动电流I而产生的节点A的电压相等。由PMOS晶体管65、66构成的电流镜电路根据电流I生成期望的电流Iout,并从输出端子67输出其。
以上那样的电流生成电路600对在电阻63中流动的电流I进行反馈控制,因此,即使存在工作温度变化、晶体管的阈值电压的偏差等,电流Iout也能够总是固定(例如,参照专利文献1)。
现有技术文献
专利文献
专利文献1:日本特开2006-18663号公报。
发明要解决的课题
可是,在上述那样的以往的电流生成电路600中,生成基于电阻63的电阻值的电流,因此,存在电流Iout较大地受到电阻值的偏差的影响这样的课题。
发明内容
本发明是为了解决以上那样的课题而完成的,其目的在于提供一种能够生成将电阻值的偏差的影响抑制后的稳定的电流的、电流生成电路。
用于解决课题的方案
本发明的电流生成电路的特征在于,具备:
电流源电路,具备第一偏置电压被输入到栅极的第一晶体管、和与所述第一晶体管的源极或漏极连接的第一电阻,输出基于所述第一晶体管的源极电压或漏极电压和所述第一电阻的电阻值的、第一电流;
电流控制电路,具有电压输入端子,并且,具备第二偏置电压被输入到栅极的第二晶体管、和与所述第二晶体管的源极连接并且所述电压输入端子的电压被输入到栅极的第三晶体管,输出基于所述第二晶体管的源极电压和所述第三晶体管的电阻值的、第二电流;以及
阻抗电路,具备由与所述第一电阻相同的种类的电阻体构成的第二电阻、和与所述第二电阻串联连接并且将栅极与漏极短路的第四晶体管,通过流动所述第一电流和所述第二电流而产生向所述电压输入端子输入的电压即控制电压,
所述电流生成电路输出基于所述第二电流的电流。
发明效果
根据本发明的电流生成电路,具备电流源电路、电流控制电路和阻抗电路,将在阻抗电路中流动电流源电路的第一电流和电流控制电路的第二电流而产生的控制电压反馈到电流控制电路中,因此,能够生成将电阻值的偏差的影响抑制后的稳定的电流。
附图说明
图1是示出本发明的实施方式的电流生成电路的电路图。
图2是示出本实施方式的电流源电路的另一例子的电路图。
图3是示出本实施方式的电流源电路的另一例子的电路图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于艾普凌科有限公司,未经艾普凌科有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811533041.1/2.html,转载请声明来源钻瓜专利网。