[发明专利]一种基于FPGA的多频点快速切换输出控制方法在审

专利信息
申请号: 201811555169.8 申请日: 2018-12-19
公开(公告)号: CN109656857A 公开(公告)日: 2019-04-19
发明(设计)人: 顾先军 申请(专利权)人: 南京威翔科技有限公司
主分类号: G06F13/40 分类号: G06F13/40
代理公司: 上海精晟知识产权代理有限公司 31253 代理人: 冯子玲
地址: 210036 江苏*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 多频点 锁相环器件 单刀 快速切换电路 快速切换 输出控制 电子技术领域 并行性能 布线资源 存储芯片 开关输出 控制通道 频点切换 系统切换 状态机 频点 外置 延时 复制 通信
【权利要求书】:

1.一种基于FPGA的多频点快速切换输出控制方法,其特征在于:包如下步骤:

步骤1:建立多频点快速切换电路,多频点快速切换电路包括FPGA、4个PLL锁相环器件和单刀四掷开关,4个PLL锁相环器件均通过SPI接口与FPGA通信,4个PLL锁相环器件均通过单刀四掷开关输出频点,

单刀四掷开关通过FPGA进行控制通道的切换;

步骤2:在FPGA中设置主控状态机、ROM存储模块和PLL配置驱动时序模块,ROM存储模块用于以频点对应关系表的方式存储400个频点的配置参数;

步骤3:多频点快速切换电路上电后,FPGA依次对4个PLL锁相环器件进行初始化配置:FPGA通过SPI接口对每个PLL锁相环器件配置113个24bit数组寄存器,FPGA一次配置一个PLL锁相环器件,该PLL锁相环器件配置完毕后,再配置下一个PLL锁相环器件;

步骤4:FPGA对4个PLL锁相环器件进行初始化配置全部完毕后,FPGA等待并判断是否接收到前端设备的切换更新脉冲指令:如果收到,则主控状态机解析脉冲指令,根据脉冲指令重新选择配置PLL的通道,主控状态机根据ROM存储模块中已预设好的频点对应关系表,并以查表方式,选择切换频点的寄存器值,并将该值作为寄存器更新值,发给PLL配置驱动时序模块,同时,主控状态机向PLL配置驱动时序模块发送寄存器值更新请求,执行步骤5;如果没有收到,则执行步骤4;

步骤5:PLL配置驱动时序模块收到寄存器值更新请求后,生成PLL锁相环器件的控制SPI时序,并根据该控制SPI时序对PLL锁相环器件进行配置,配置成功后,返回完成信号给主控状态机;

步骤6:主控状态机接受到完成信号后,进入待机状态并执行步骤4。

2.如权利要求1所述的一种基于FPGA的多频点快速切换输出控制方法,其特征在于:在执行步骤4时,FPGA通过串口与前端设备通信,所述前端设备为PC电脑。

3.如权利要求1所述的一种基于FPGA的多频点快速切换输出控制方法,其特征在于:所述频点对应关系表包括频点的频率、寄存器的值和通道切换参数。

4.如权利要求1所述的一种基于FPGA的多频点快速切换输出控制方法,其特征在于:所述PLL锁相环器件的型号为LMX2594。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京威翔科技有限公司,未经南京威翔科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201811555169.8/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top