[发明专利]显示模组及显示装置有效
申请号: | 201811559394.9 | 申请日: | 2018-12-19 |
公开(公告)号: | CN109509446B | 公开(公告)日: | 2021-06-04 |
发明(设计)人: | 王明良 | 申请(专利权)人: | 惠科股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G11C19/28 |
代理公司: | 深圳市世纪恒程知识产权代理事务所 44287 | 代理人: | 胡海国 |
地址: | 518000 广东省深圳市宝安区石岩街道水田村民*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示 模组 显示装置 | ||
1.一种显示模组,其特征在于,包括:
栅极驱动器,包括多个第一输出端和第二输出端;
显示面板,具有靠近所述栅极驱动器设置的第一显示区和远离所述栅极驱动器设置的第二显示区;
薄膜晶体管阵列,包括设置于所述第一显示区内的多行第一薄膜晶体管及设置于所述第二显示区内的多行第二薄膜晶体管;
多条奇数行扫描线,多个所述第一输出端通过多条所述奇数行扫描线与多行所述第一薄膜晶体管的栅极一一对应连接;
多条偶数行扫描线,多个所述第二输出端通过多条所述偶数行扫描线与多行所述第二薄膜晶体管的栅极一一对应连接;
所述第一薄膜晶体管的导通时间小于与其处于同一行的所述第二薄膜晶体管的导通时间,且位于同一行的薄膜晶体管在进行充电时,在同一时段内相邻的奇和偶行仍然同时打开;
所述栅极驱动器的数量为多个,
多个所述栅极驱动器分设于所述显示面板的两相对侧边;
或者,多个所述栅极驱动器设置于所述显示面板的同一侧边。
2.如权利要求1所述的显示模组,其特征在于,所述第一薄膜晶体管的导通时间和其处于同一行的所述第二薄膜晶体管同时导通,或者同时关断。
3.如权利要求1所述的显示模组,其特征在于,所述显示模组还包括时序控制器,所述时序控制器包括用于输出奇数行时序控制信号的第一控制端和用于输出偶数行时序控制信号的第二控制端,所述第一控制端与多个所述栅极驱动器的第一受控端连接,所述第二控制端与多个所述栅极驱动器的第二受控端连接;其中,
多个所述栅极驱动器,用于在接收到所述奇数行时序控制信号时,控制所述第一薄膜晶体管导通,以及在接收到所述偶数行时序控制信号时,控制与所述第一薄膜晶体管位于同一行的多个所述第二薄膜晶体管导通。
4.如权利要求3所述的显示模组,其特征在于,所述时序控制器包括存储有奇数行时序控制信息的第一存储器、存储有偶数行时序控制信息的第二存储器及控制信号转换电路,所述第一存储器和所述第二存储器的输出端分别与所述控制信号转换电路的输入端连接,所述控制信号转换电路的第一输出端为所述时序控制器的第一控制端,所述控制信号转换电路的第输出端为所述第二控制端;其中,
所述控制信号转换电路,用于将接收到的所述奇数行时序控制信息转换为对应的所述奇数行时序控制信号;和/或,将接收到的所述偶数行时序控制信息转换为对应的所述偶数行时序控制信号。
5.如权利要求1所述的显示模组,其特征在于,所述栅极驱动器包括移位寄存器、电位变换器及输出缓冲器,所述移位寄存器的第一输入端为所述栅极驱动器的第一受控端,所述移位寄存器的第二输入端为所述栅极驱动器的第二受控端,所述移位寄存器的多个输出端与所述电位变换器的多个信号输入端一一对应连接;所述电位变换器的输出端与所述输出缓冲器的多个输入端一一对应连接;所述输出缓冲器的第一输出端为所述栅极驱动器的第一输出端,所述输出缓冲器的第二输出端为所述栅极驱动器的第二输出端。
6.如权利要求5所述的显示模组,其特征在于,所述栅极驱动器还包括用于接收时钟信号及帧起始脉冲信号的输入缓冲器,所述输入缓冲器的输入端与时序控制器连接,所述输入缓冲器的输出端与所述移位寄存器连接。
7.如权利要求1至6任意一项所述的显示模组,其特征在于,所述显示模组还包括源极驱动器及多条数据线,所述源极驱动器的输出端经多条数据线,与所述薄膜晶体管阵列中薄膜晶体管的源极对应连接。
8.一种显示装置,其特征在于,包括如权利要求1至7任意一项所述的显示模组。
9.如权利要求8所述的显示装置,其特征在于,所述显示装置为液晶电视,或者计算机。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于惠科股份有限公司,未经惠科股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811559394.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:消除面板上关机残影的方法及装置
- 下一篇:公共电压集成电路及显示装置