[发明专利]GOA电路及显示面板有效
申请号: | 201811562298.X | 申请日: | 2018-12-20 |
公开(公告)号: | CN109345998B | 公开(公告)日: | 2021-09-03 |
发明(设计)人: | 陈帅 | 申请(专利权)人: | TCL华星光电技术有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 深圳翼盛智成知识产权事务所(普通合伙) 44300 | 代理人: | 黄威 |
地址: | 518132 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | goa 电路 显示 面板 | ||
本申请实施例提供的GOA电路及显示面板,通过增加一稳压模块,在不增加额外走线的前提下,当参考低电平信号的电位由于寄生电容而发生变化时,根据第一低频时钟信号和第二低频时钟信号调整参考低电平信号的电位,使的参考低电位信号更加稳定,进而提高GOA电路的稳定性。
技术领域
本申请涉及显示技术领域,具体涉及一种GOA电路及显示面板。
背景技术
GOA(英文全称:Gate Driver on Array,中文全称:集成栅极驱动电路)技术将栅极驱动电路集成在显示面板的阵列基板上,从而可以省掉栅极驱动集成电路部分,以从材料成本和制作工艺两方面降低产品成本。现有的GOA电路由于寄生电容的耦合作用或漏电流的影响,极易造成GOA电路不稳定。
发明内容
本申请实施例的目的在于提供一种GOA电路及显示面板,能够提高GOA电路的稳定性。
本申请实施例提供一种GOA电路,包括:多级级联的GOA单元,每一级GOA单元均包括:上拉控制模块、下传模块、上拉模块、下拉模块、下拉维持模块、稳压模块以及自举电容;
所述上拉控制模块接入上一级级传信号以及上一级扫描信号,并电性连接于第一节点,用于在所述上一级级传信号的控制下将所述上一级扫描信号输出至所述第一节点;
所述下传模块接入高频时钟信号,并电性连接于所述第一节点,用于在所述第一节点的电位控制下输出本级级传信号;
所述上拉模块接入所述高频时钟信号,并电性连接于所述第一节点,用于在所述第一节点的电位控制下输出本级扫描信号;
所述下拉模块接入下一级扫描信号以及参考低电平信号,并电性连接于所述第一节点以及所述本级扫描信号,用于根据所述下一级扫描信号以及所述参考低电平信号下拉所述第一节点的电位以及所述本级扫描信号的电位;
所述下拉维持模块接入第一低频时钟信号、第二低频时钟信号以及所述参考低电平信号,并电性连接于所述第一节点以及所述本级扫描信号,用于在所述下拉模块下拉所述第一节点的电位以及所述本级扫描信号的电位后将所述第一节点的电位以及所述本级扫描信号的电位维持在所述参考低电平信号的电位;
所述稳压模块接入所述第一低频时钟信号以及所述第二低频时钟信号,并电性连接于所述参考低电平信号,用于在所述参考低电平信号的电位被抬高时,根据所述第一低频时钟信号和所述第二低频时钟信号将所述参考低电平信号的电位拉低;
所述自举电容的一端电性连接于所述第一节点,所述自举电容的另一端电性连接于所述本级扫描信号。
在本申请所述的GOA电路中,所述上拉控制模块包括:第一晶体管;
所述第一晶体管的栅极电性连接于所述上一级级传信号,所述第一晶体管的源极电性连接于所述上一级扫描信号,所述第一晶体管的漏极电性连接于所述第一节点。
在本申请所述的GOA电路中,所述下传模块包括:第二晶体管;
所述第二晶体管的栅极电性连接于所述第一节点,所述第二晶体管的源极电性连接于所述高频时钟信号,所述第三晶体管的漏极电性连接于所述本级级传信号。
在本申请所述的GOA电路中,所述上拉模块包括:第三晶体管;
所述第三晶体管的栅极电性连接于所述第一节点,所述第三晶体管的源极电性连接于所述高频时钟信号,所述第三晶体管的漏极电性连接于所述本级扫描信号。
在本申请所述的GOA电路中,所述下拉模块包括:第四晶体管与第五晶体管;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于TCL华星光电技术有限公司,未经TCL华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811562298.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:显示驱动方法、显示驱动装置和显示装置
- 下一篇:栅极驱动器电路