[发明专利]一种并行乒乓处理单元、一种高速频率扫描装置及使用方法在审
申请号: | 201811571927.5 | 申请日: | 2018-12-21 |
公开(公告)号: | CN109683017A | 公开(公告)日: | 2019-04-26 |
发明(设计)人: | 田宣宣;王慧梅 | 申请(专利权)人: | 安徽白鹭电子科技有限公司 |
主分类号: | G01R23/167 | 分类号: | G01R23/167 |
代理公司: | 安徽知问律师事务所 34134 | 代理人: | 代群群 |
地址: | 230088 安徽省合肥市高*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理单元 并行 信号处理单元 高速频率 扫描装置 信号处理通道 拼接处理 数字信号处理 依次电性连接 应用技术领域 频谱扫描 数字处理 中频信号 并联 | ||
1.一种并行乒乓处理单元,其特征在于,包括N路信号处理通道,其中所述N≥2且N为整数,同时所述N路信号处理通道彼此相互并联。
2.根据权利要求1所述的一种并行乒乓处理单元,其特征在于,所述信号处理通道包括RAM数据存储模块、FFT模块和ABS幅度求取模块,所述RAM数据存储模块分别电性连接FFT模块和ABS幅度求取模块,同时所述FFT模块电性连接ABS幅度求取模块。
3.根据权利要求2所述的一种并行乒乓处理单元,其特征在于,所述RAM数据存储模块包括RAM数据存储模块A和RAM数据存储模块B,所述RAM数据存储模块A电性连接FFT模块,所述RAM数据存储模块B电性连接ABS幅度求取模块。
4.一种高速频率扫描装置,其特征在于,包括信号处理单元、帧拼接处理单元和权利要求1所述的并行乒乓处理单元,所述信号处理单元、并行乒乓处理单元和帧拼接处理单元依次电性连接。
5.根据权利要求4所述的一种高速频率扫描装置,其特征在于,所述信号处理单元包括ADC采样模块、数字下变频DDC模块、CIC抽取滤波模块和半带数字滤波器,所述ADC采样模块、数字下变频DDC模块、CIC抽取滤波模块和半带数字滤波器依次电性连接。
6.根据权利要求4或5所述的一种高速频率扫描装置,其特征在于,所述帧拼接处理单元包括MCU控制器,所述MCU控制器电性连接有显示器。
7.一种权利要求4所述的高速频率扫描装置的使用方法,步骤具体如下:
数字信号经过所述信号处理单元处理做成形滤波处理;
所述信号处理单元的数据通过并行乒乓处理单元交替处理后,进入所述帧拼接处理单元;
所述MCU控制器将接收到的数据进行连续拼接,直至得到完整的数据信号;
所述数据信号发送至显示器中,由所述显示器进行显示。
8.根据权利要求7所述的一种高速频率扫描装置的使用方法,其特征在于,所述做成形滤波处理之前,还包括以下步骤:
A/D采样芯片对需要采样的信号进行采样;
所述采样数据传送至信号处理单元中。
9.根据权利要求8所述的一种高速频率扫描装置的使用方法,其特征在于,所述做成形滤波处理的具体过程如下:
所述采样的数字信号经数字下变频DDC模块下变为基带信号;
所述基带信号通过CIC抽取滤波模块改变采样率和分辨率带宽;
所述抽取后的信号通过半带数字滤波器做成形滤波处理。
10.根据根据权利要求8或9所述的一种高速频率扫描装置的使用方法,其特征在于,所述并行乒乓处理单元交替处理的具体过程如下:
成形滤波处理后的信号交替存入N个RAM数据存储模块A中;
所述RAM数据存储模块A中的信号通过FFT模块处理,从时域信号变换成频域信号,所述频域信号的数据包括I数据和Q数据;
所述频域信号的数据通过ABS幅度求取模块获取数据的幅度值;
所述幅度值存入N个RAM数据存储模块B中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽白鹭电子科技有限公司,未经安徽白鹭电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811571927.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种谐波幅值分析方法
- 下一篇:一种实时多帧频域数据的并行处理方法