[发明专利]一种基于数学组合运算的高精度时差测量与产生方法有效

专利信息
申请号: 201811583156.1 申请日: 2018-12-24
公开(公告)号: CN109656123B 公开(公告)日: 2020-08-25
发明(设计)人: 侯君锋;杜润昌;杨林 申请(专利权)人: 成都天奥电子股份有限公司
主分类号: G04F10/02 分类号: G04F10/02
代理公司: 成都顶峰专利事务所(普通合伙) 51224 代理人: 何红信
地址: 610000 四川省*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 数学 组合 运算 高精度 时差 测量 产生 方法
【权利要求书】:

1.一种基于数学组合运算的高精度时差测量与产生方法,其特征在于:包括时差测量步骤和时差产生步骤;

所述时差测量步骤包括如下:

外部输入时钟信号,通过锁相倍频器,产生多路相位逐步差为a°的且频率均为fsys_clk的系统时钟信号clkn

外部输入脉冲信号,经过延迟线步进为Td的输入延迟线组进行延迟,产生多路逐步延迟脉冲信号;

通过多路系统时钟信号clkn对经过输入延迟线组后的多路延迟脉冲信号进行状态采集,计算出时差,实现对输入脉冲信号的高精度时差测量;

所述时差产生步骤包括如下:

系统本地产生一个周期性的脉冲信号,外部输入一个周期性的脉冲信号,与本地脉冲信号进行时差测量,得出测量结果;

根据测量结果,对测量结果、输出延迟线组的延迟时间、调相值、输出驱动系统时钟通道进行数学组合运算,配置对应参数,调整输出的脉冲信号,使其输出脉冲信号与输入脉冲信号的相位差按照预定设置运行,实现相位高精度可调的脉冲信号输出。

2.根据权利要求1所述的一种基于数学组合运算的高精度时差测量与产生方法,其特征在于:所述时差测量步骤中,外部输入时钟信号,通过锁相倍频器,产生4路相位逐步差为90°的且频率均为fsys_clk的系统时钟信号clkn

3.根据权利要求1所述的一种基于数学组合运算的高精度时差测量与产生方法,其特征在于:所述时差测量步骤中,通过调节延迟线的步进数n的值尽量使得Tstep=n*Td与的值接近。

4.根据权利要求1所述的一种基于数学组合运算的高精度时差测量与产生方法,其特征在于:所述时差测量步骤中,通过多路系统时钟信号clkn对经过输入延迟线组后的多路延迟脉冲信号进行状态采集是采集多路延迟脉冲信号的高低状态。

5.根据权利要求1所述的一种基于数学组合运算的高精度时差测量与产生方法,其特征在于:所述时差测量步骤中,根据锁相倍频器的配置频率fsys_clk、延迟线步进Td、延迟线组配置Tstep的数学组合,配置软件程序对输入脉冲信号一个完整周期的脉冲填充计数,同时根据延迟线步进Td、延迟线组配置Tstep的组合,配置软件算法程序对时钟驱动的数据寄存器进行控制和操作。

6.根据权利要求1所述的一种基于数学组合运算的高精度时差测量与产生方法,其特征在于:所述时差产生步骤中,时差测量步骤如下:

系统本地产生一个周期性的脉冲信号,通过锁相倍频器,产生4路相位逐步差为90°的且频率均为fsys_clk的系统时钟信号clkn

外部输入的脉冲信号,经过延迟线步进为Td的输入延迟线组进行延迟,并通过调节延迟线的步进数n的值尽量使得Tstep=n*Td与的值接近,产生多路逐步延迟脉冲信号;

通过4路系统时钟信号clkn对经过输入延迟线组后的多路延迟脉冲信号进行状态采集,计算出时差,得出测量结果。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都天奥电子股份有限公司,未经成都天奥电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201811583156.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top