[发明专利]时序控制方法、时序控制芯片和显示装置有效
申请号: | 201811588005.5 | 申请日: | 2018-12-24 |
公开(公告)号: | CN109818614B | 公开(公告)日: | 2021-11-30 |
发明(设计)人: | 王明良 | 申请(专利权)人: | 惠科股份有限公司 |
主分类号: | H03L7/18 | 分类号: | H03L7/18;H03L7/089 |
代理公司: | 深圳市世纪恒程知识产权代理事务所 44287 | 代理人: | 胡海国 |
地址: | 518000 广东省深圳市宝安区石岩街道水田村民*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时序 控制 方法 芯片 显示装置 | ||
本申请公开一种时序控制方法、时序控制芯片和显示装置,其中,时序控制方法用于时序控制芯片,时序控制芯片包括锁相环,锁相环包括至少两个具有不同电荷泵系数的电荷泵;时序控制方法包括以下步骤:根据锁相环的输入端接收到的初始时钟信号或反馈时钟信号,产生第一时钟信号;根据初始时钟信号和第一时钟信号,确定锁相环的电荷泵系数;根据电荷泵系数,选择相应的电荷泵参与锁相,产生第二时钟信号。
技术领域
本申请涉及显示技术领域,特别涉及一种时序控制方法、时序控制芯片和显示装置。
背景技术
这里的陈述仅提供与本申请有关的背景信息,而不必然地构成现有技术。时序控制芯片(Timer control register Integrated circuit,TCON IC)是显示装置中的重要组件,对显示装置的驱动时序进行控制,以实现画面的正常显示。在TCON IC的运行过程中,需要根据外部输入的初始时钟信号,产生相应的目标时钟信号,以保障外部时钟和内部时钟的同步,从而正确抓取和处理显示数据,而上述目标时钟信号是由TCON IC中的锁相环所产生的。
由于锁相环的锁相需要一定时间,当外部输入的初始时钟信号发生较大变化时,将会产生较长时间的失锁状态,导致显示装置的显示异常。
发明内容
本申请的主要目的是提出一种时序控制方法,实现了快速且准确的锁相,以保障显示装置中画面的正常显示。
本申请提出的时序控制方法,用于时序控制芯片,所述时序控制芯片包括锁相环,所述锁相环包括至少两个具有不同电荷泵系数的电荷泵;所述时序控制方法包括以下步骤:
根据所述锁相环的输入端接收到的初始时钟信号或反馈时钟信号,产生第一时钟信号;
根据所述初始时钟信号和所述第一时钟信号,确定锁相环的电荷泵系数;
根据所述电荷泵系数,选择相应的电荷泵参与锁相,产生第二时钟信号。
可选地,在所述根据所述电荷泵系数,选择相应的电荷泵,并控制所述电荷泵参与锁相,产生第二时钟信号的步骤之后,所述时序控制方法还包括以下步骤:
比对所述第二时钟信号的频率和预设频率范围;
当所述第二时钟信号的频率处于所述预设频率范围以内时,根据所述第二时钟信号产生目标时钟信号,并输出所述目标时钟信号;
当所述第二时钟信号的频率处于所述预设频率范围以外时,将所述第二时钟信号作为反馈时钟信号反馈至所述锁相环的输入端,并返回执行根据所述锁相环的输入端接收到的反馈时钟信号,产生第一时钟信号的步骤。
可选地,在当所述第二时钟信号的频率处于所述预设频率范围以外时,将所述第二时钟信号作为反馈时钟信号反馈至所述输入端的步骤之后,所述时序控制方法还包括以下步骤:
累计所述第二时钟信号的反馈次数;
比对所述反馈次数和预设次数;
当所述反馈次数大于所述预设次数时,生成提示信号;或,
累计所述锁相环的输入端接收到初始时钟信号至当前将所述第二时钟信号作为反馈时钟信号反馈至所述输入端之间的失锁时长;
比对所述失锁时长和预设时长;
当所述失锁时长大于所述预设时长时,生成提示信号。
可选地,根据所述锁相环的输入端接收到的反馈时钟信号,产生第一时钟信号的步骤包括:
根据目标分频倍数N,对所述反馈时钟信号分频,产生第三时钟信号;
根据所述第三时钟信号,产生第一时钟信号;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于惠科股份有限公司,未经惠科股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811588005.5/2.html,转载请声明来源钻瓜专利网。