[发明专利]一种时钟信号处理装置和方法有效
申请号: | 201811595138.5 | 申请日: | 2018-12-25 |
公开(公告)号: | CN111371523B | 公开(公告)日: | 2023-03-14 |
发明(设计)人: | 刘晓露;李超林;赵国良 | 申请(专利权)人: | 深圳市中兴微电子技术有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 彭瑞欣;张天舒 |
地址: | 518055 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 时钟 信号 处理 装置 方法 | ||
本发明实施例公开了一种时钟信号处理装置,所述装置包括:跟踪电路,用于与时钟电路连接,用于接收所述时钟电路输入的时钟信号,并基于前一时刻接收的时钟信号产生当前时刻的时钟信号;控制电路,与所述跟踪电路连接,用于当接收到所述时钟电路失锁时控制所述跟踪电路将当前时刻的时钟信号输入所述时钟电路;其中,所述跟踪电路输入到所述时钟电路的时钟信号,用于供所述时钟电路进行时钟锁定的恢复。本发明实施例还提供了一种时钟信号处理方法。
技术领域
本发明涉及无线通信技术领域,尤其涉及一种时钟信号处理装置和方法。
背景技术
在目前的通信系统当中,无论是有线还是无线,都是一个时钟同步系统。参考时钟从宿源端通过网络传递给系统中的各个设备;为了提高系统中各个设备的稳定性,同时为了提高系统中设备对于不同应用的灵活性,一般都有超过一路的参考时钟输入到设备中。例如,在参考时钟切换时,锁相环丢失输入时钟,导致锁相环瞬态失锁,输出频率突变。因此,如何在时钟电路的时钟信号发生突然中断或剧变时维持对集成电路的输出稳定性或者保证对集成电路输出的平滑切换,成为亟待解决的问题。
发明内容
本发明实施例提供了一种信号处理装置及方法。
本发明实施例的技术方案是这样实现的:
本发明实施例提供了一种信号处理装置,所述装置包括:
跟踪电路,用于与时钟电路连接,用于接收所述时钟电路输入的时钟信号,并基于前一时刻接收的时钟信号产生当前时刻的时钟信号;
控制电路,与所述跟踪电路连接,用于当接收到所述时钟电路失锁时控制所述跟踪电路将当前时刻的时钟信号输入所述时钟电路;其中,所述跟踪电路输入到所述时钟电路的时钟信号,用于供所述时钟电路进行时钟锁定的恢复。
上述方案中,所述跟踪电路,包括:第一信号处理器、存储电路及第二信号处理器;其中,
所述第一信号处理器,与所述时钟电路连接,用于在所述时钟电路未失锁时提取当前时刻的时钟信号的信号参数;
所述存储电路,与所述第一信号处理器连接,用于存储前一时刻的时钟信号的信号参数;
所述第二信号处理器,与所述时钟电路连接,用于根据前一时刻的时钟信号的信号参数,获得所述当前时刻的时钟信号。
上述方案中,所述跟踪电路还包括比较电路和算法控制电路,其中,所述比较电路包括:
第一输入端,与所述第一信号处理器连接,用于接收当前时刻的时钟信号的信号参数;
第二输入端,与所述存储电路的输出端连接,用于接收所述存储电路发送的存储的时钟信号的信号参数;
输出端,分别与所述第一输入端和所述第二输入端连接,用于输出所述当前时刻的时钟信号的信号参数与所述存储的时钟信号的信号参数的比较结果;
所述算法控制电路,一端与所述输出端连接,另一端与所述存储电路连接,用于根据所述比较结果以及预定的算法规则,控制所述存储电路中存储的时钟信号的信号参数等于所述当前时刻的时钟信号的信号参数。
上述方案中,所述跟踪电路还包括:
第三信号处理器,与所述时钟电路连接,用于若接收到所述时钟电路输入的时钟信号,提取所述当前时刻的时钟信号的信号参数,并统计指定数量的周期所接收到的当前时刻的时钟信号的信号参数;
所述控制电路,还用于若相邻两个周期所统计的时钟信号的信号参数之间的差值小于阈值,控制所述跟踪电路不向所述时钟电路输入所述当前时刻的时钟信号。
上述方案中,所述装置还包括至少一缓冲器,
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴微电子技术有限公司,未经深圳市中兴微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811595138.5/2.html,转载请声明来源钻瓜专利网。