[发明专利]存储系统及其操作方法在审
申请号: | 201811599633.3 | 申请日: | 2018-12-26 |
公开(公告)号: | CN110399321A | 公开(公告)日: | 2019-11-01 |
发明(设计)人: | 金到训 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F13/28 | 分类号: | G06F13/28;G06F13/16 |
代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 许伟群;郭放 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 读取 储存 缓冲存储器 存储器件 存储系统 主机 读取操作 数据输出 控制器 编程操作 并行执行 储存数据 数据储存 数据传输 输出 | ||
1.一种存储系统,包括:
存储器件,其被配置为在编程操作中储存数据,并且在读取操作中读取储存的数据并且暂时储存读取的数据;以及
控制器,其被配置为将数据传输到所述存储器件,
其中,所述控制器包括:
快闪直接存储器访问DMA,其被配置为在所述读取操作中读取并输出暂时储存在所述存储器件中的数据;
缓冲存储器,其被配置为储存从所述快闪DMA输出的所述数据;以及
主机DMA,其被配置为读取储存在所述缓冲存储器中的所述数据并且将读取的数据输出到主机,
其中,将暂时储存在所述存储器件中的所述数据储存在所述缓冲存储器中的第一操作和将储存在所述缓冲存储器中的所述数据输出到所述主机的第二操作被并行执行,
其中,在第一操作期间,当来自所述快闪DMA的所述数据的一部分被输出时,所述缓冲存储器确保用于储存从所述快闪DMA输出的所述数据的空间。
2.根据权利要求1所述的存储系统,其中,所述控制器还包括:
快闪控制电路,其被配置为控制所述快闪DMA;
主机控制电路,其被配置为控制所述主机DMA;以及
缓冲控制电路,其被配置为控制所述缓冲存储器。
3.根据权利要求2所述的存储系统,其中,在所述第一操作中,所述快闪DMA接收暂时储存在所述存储器件中的所述数据作为至少一个数据组,将所述至少一个数据组划分成多个数据子组,并且将所述多个数据子组传输到所述缓冲存储器,其中,每个数据组具有读取传输单位的尺寸,每个数据子组的数据尺寸小于所述读取传输单位的尺寸。
4.根据权利要求3所述的存储系统,其中,所述快闪DMA执行以下操作:
将所述多个数据子组依次传输到所述缓冲存储器;以及
当所述多个数据子组之中的第一数据子组被传输到所述缓冲存储器时,将表示读取流已经开始的读取开始信息输出到所述缓冲控制电路。
5.根据权利要求4所述的存储系统,其中,所述缓冲控制电路包括调度引擎,所述调度引擎响应于所述读取开始信息而控制所述缓冲存储器确保要从所述快闪DMA接收的所述多个数据子组的储存空间。
6.根据权利要求5所述的存储系统,其中,所述调度引擎用Tomasulo算法或Scoreboard算法来实现。
7.根据权利要求4所述的存储系统,其中,当所述第一数据子组被传输到所述缓冲存储器时,所述快闪DMA将用于所述第一操作的完成信号输出到所述快闪控制电路。
8.根据权利要求7所述的存储系统,其中,所述快闪控制电路响应于所述完成信号而将数据储存空间位置信息输出到所述主机控制电路。
9.根据权利要求8所述的存储系统,其中,所述主机控制电路控制所述主机DMA响应于所述数据储存空间位置信息而读取储存在所述缓冲存储器中的所述多个数据子组并且将所述多个数据子组输出到所述主机。
10.根据权利要求9所述的存储系统,其中,所述缓冲存储器在所述第二操作中被控制,使得所述多个数据子组之中只有已经被完全储存在所述缓冲存储器中的数据子组被读取并输出。
11.根据权利要求3所述的存储系统,其中,对所述多个数据子组之中除第一数据子组之外的所有数据子组的所述第一操作和对所述多个数据子组之中除最后数据子组之外的所有数据子组的所述第二操作被并行执行。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811599633.3/1.html,转载请声明来源钻瓜专利网。