[发明专利]用于产生25%工作周期的时钟的装置有效
申请号: | 201811602417.X | 申请日: | 2018-12-26 |
公开(公告)号: | CN110391801B | 公开(公告)日: | 2022-10-14 |
发明(设计)人: | 林嘉亮 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
主分类号: | H03K5/135 | 分类号: | H03K5/135 |
代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 黄艳 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 产生 25 工作 周期 时钟 装置 | ||
1.一种时钟产生器,包含:
一除二电路,用来接收一输入时钟以及输出一过渡时钟;以及
一工作周期转换器,用来接收该过渡时钟以及输出一输出时钟,
其中:
该除二电路包含八个反相器;
该工作周期转换器包含四个缓冲器;
在该八个反相器中的一第一反相器、一第二反相器、一第三反相器和一第四反相器被配置为一环形拓扑结构,该第一反相器输出该过渡时钟的一第一相位、该第二反相器输出该过渡时钟的一第二相位、该第三反相器输出该过渡时钟的一第三相位和该第四反相器输出该过渡时钟的一第四相位;
该第二反相器和该第四反相器在该输入时钟的一第一相位的期间被致能;
该第一反相器和该第三反相器在该输入时钟的一第二相位的期间被致能;
在该八个反相器中的一第五反相器和一第六反相器被配置为一交错耦合拓扑结构以实施在该过渡时钟的该第二相位和该第四相位之间的一互补关系;
该八个反相器的一第七反相器和一第八反相器被配置为一交错耦合拓扑结构以实施在该过渡时钟的该第一相位和该第三相位之间的一互补关系;
在该四个缓冲器中的一第一缓冲器用来接收该过渡时钟的该第一相位并用来输出该输出时钟的该第一相位,一第二缓冲器用来接收该过渡时钟的该第二相位并用来输出该输出时钟的该第二相位,一第三缓冲器用来接收该过渡时钟的该第三相位并用来输出该输出时钟的该第三相位和一第四缓冲器用来接收该过渡时钟的该第四相位并用来输出该输出时钟的该第四相位;
该第一缓冲器和该第三缓冲器在该输入时钟的该第一相位的期间被致能,否则被重置;以及
该第二缓冲器和该第四缓冲器在该输入时钟的该第二相位的期间被致能,否则被重置。
2.如权利要求1所述的时钟产生器,其中该八个反相器中的每一个反相器具有一输入引脚、一输出引脚、一电源引脚和一接地引脚。
3.如权利要求2所述的时钟产生器,其中:该第一反相器经由其输入引脚接收该过渡时钟的该第二相位,并经由其输出引脚输出该过渡时钟的该第一相位;该第一反相器的该电源引脚经由该输入时钟的该第一相位所控制的一PMOS晶体管连接至一电源节点;以及该第一反相器的该接地引脚经由该输入时钟的该第二相位所控制的一NMOS晶体管连接至一接地节点。
4.如权利要求2所述的时钟产生器,其中:该第二反相器经由其输入引脚接收该过渡时钟的该第三相位,并经由其输出引脚输出该过渡时钟的该第二相位;该第二反相器的该电源引脚经由该输入时钟的该第二相位所控制的一PMOS晶体管连接至一电源节点;以及该第二反相器的该接地引脚经由该输入时钟的该第一相位所控制的一NMOS晶体管连接至一接地节点。
5.如权利要求2所述的时钟产生器,其中:该第三反相器经由其输入引脚接收该过渡时钟的该第四相位,并经由其输出引脚输出该过渡时钟的该第三相位;该第三反相器的该电源引脚经由该输入时钟的该第一相位所控制的一PMOS晶体管连接至一电源节点;以及该第三反相器的该接地引脚经由该输入时钟的该第二相位所控制的一NMOS晶体管连接至一接地节点。
6.如权利要求2所述的时钟产生器,其中:该第四反相器经由其输入引脚接收该过渡时钟的该第一相位,并经由其输出引脚输出该过渡时钟的该第四相位;该第四反相器的该电源引脚经由该输入时钟的该第二相位所控制的一PMOS晶体管连接至一电源节点;以及该第四反相器的该接地引脚经由该输入时钟的该第一相位所控制的一NMOS晶体管连接至一接地节点。
7.如权利要求1所述的时钟产生器,其中该四个缓冲器中的每一个缓冲器包含一输入引脚、一输出引脚以及一控制引脚,该输入引脚用来接收一输入信号,该输出引脚用来输出一输出信号,该控制引脚用来接收一控制信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811602417.X/1.html,转载请声明来源钻瓜专利网。