[发明专利]一种降低任意波信号输出抖动的方法和装置有效
申请号: | 201811603205.3 | 申请日: | 2018-12-26 |
公开(公告)号: | CN109655644B | 公开(公告)日: | 2021-04-13 |
发明(设计)人: | 朱卫国;徐群;罗阳;吴恒奎 | 申请(专利权)人: | 中电科思仪科技股份有限公司 |
主分类号: | G01R1/28 | 分类号: | G01R1/28;G01R35/00 |
代理公司: | 济南圣达知识产权代理有限公司 37221 | 代理人: | 李琳 |
地址: | 266555 山*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 降低 任意 信号 输出 抖动 方法 装置 | ||
1.一种降低任意波信号输出抖动的方法,其特征是,包括以下步骤:
采用高采样率对目标波形信号进行采样,得到高采样率的数字波形信号样本点;
对数据波形信号样本点进行低通滤波处理;
判断数据波形信号样本点的高采样率是否是相应的DAC采样率的整数倍,当高采样率是DAC采样率的整数倍时,对低通滤波处理后的数字波形信号样本点进行整数倍抽取处理;当高采样率不是DAC采样率的整数倍时,对低通滤波处理后的数字波形信号样本点进行分数倍插值处理;最后得到相应DAC采样率的目标抖动数据波形信号;
所述整数倍抽取处理的步骤包括:
根据DAC的采样间隔时间,计算出各采样点在高采样率的数字波形信号样本点中对应的位置,选择该位置的的数字波形信号样本点直接输出,得到相应DAC采样率的目标抖动数字波形信号;
所述分数倍插值处理的步骤包括:
根据DAC的采样间隔时间,计算出各采样点在高采样率的数字波形信号样本点中的位置;根据数字插值滤波器的长度,采用样本点选择性运算方法,选取数字波形信号样本点附近的有效样本点进行低通滤波运算,得到相应DAC采样率的目标抖动数字波形信号。
2.根据权利要求1所述的降低任意波信号输出抖动的方法,其特征是,所述高采样率为目标抖动指标的倒数。
3.根据权利要求1所述的降低任意波信号输出抖动的方法,其特征是,采用低通滤波方法对数字波形信号样本点进行低通滤波处理,限制信号的带宽,平缓脉冲信号、宽带信号的上升或下降沿。
4.一种降低任意波信号输出抖动的装置,该装置用于实现权利要求1-3中任一项所述的降低任意波信号输出抖动的方法,其特征是,包括:
数据波形信号采样单元,用于采用高采样率对目标波形信号进行采样,得到高采样率的数字波形信号样本点;
低通滤波单元,用于对数据波形信号样本点进行低通滤波处理;
整数倍抽取单元,用于当任意波信号发生器所对应的DAC采样率能够整除高采样率时,对低通滤波处理后的数字波形信号样本点进行整数倍抽取处理,得到相应DAC采样率的目标抖动数字波形信号;
分数倍插值单元,用于当任意波信号发生器所对应的DAC采样率不能够整除高采样率时,对低通滤波处理后的数字波形信号样本点进行分数倍插值处理,得到相应DAC采样率的目标抖动数字波形信号。
5.根据权利要求4所述的降低任意波信号输出抖动的装置,其特征是,还包括:
选择单元,用于判断数据波形信号样本点的高采样率是否是相应的DAC采样率的整数倍,当高采样率是DAC采样率的整数倍时,选择整数倍抽取单元对低通滤波处理后的数字波形信号样本点进行整数倍抽取处理;当高采样率不是DAC采样率的整数倍时,选择分数倍插值单元选择对低通滤波处理后的数字波形信号样本点进行分数倍插值处理。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中电科思仪科技股份有限公司,未经中电科思仪科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811603205.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:测试装置及其测试电路板
- 下一篇:交、直流两用的高压电源的试验系统