[发明专利]包括异构易失性存储器芯片的存储设备和电子设备在审
申请号: | 201811607749.7 | 申请日: | 2018-12-27 |
公开(公告)号: | CN110047522A | 公开(公告)日: | 2019-07-23 |
发明(设计)人: | 李祯培;金光贤;姜相圭;金度均;金东民;安智贤 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G11C5/06 | 分类号: | G11C5/06;G11C11/406;G11C11/4076;G11C11/408 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 张泓 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 易失性存储器 易失性存储单元 带宽 存储设备 第一数据 芯片 存储 输出 电子设备 异构 | ||
一种存储设备包括:第一易失性存储器芯片,包括存储第一数据的第一易失性存储单元阵列并且在第一带宽接收或输出第一数据;以及第二易失性存储器芯片,包括存储第二数据的第二易失性存储单元阵列并且在不同于第一带宽的第二带宽接收或输出第二数据。
对相关申请的交叉引用
要求于2017年12月28日在韩国知识产权局提交的第10-2017-0182041号韩国专利申请的优先权,其整个内容通过引用被合并在此。
技术领域
本文描述的发明构思涉及一种存储设备和一种包括其的电子设备,并且更具体地涉及一种包括异构易失性存储器芯片的存储设备和包括其的电子设备。
背景技术
可以以片上系统(在下文被称为“SoC”)的形式来实施应用处理器(AP)。SoC可以指的是其中集成有各种系统的一个芯片。SoC可以包括用于根据应用来执行程序的处理器。SoC可以包括与处理器进行通信的并且存储将由处理器执行的程序、处理的结果,等等的存储设备。
存储设备例如可以是动态随机存取存储器(DRAM)并且可以操作为SoC的主存储器。存储设备的诸如容量、带宽和功耗之类的特性可以与SoC支持的应用相关联。由于SoC支持各种应用,所以可能存在对于适于执行各种应用的存储设备的需要。
发明内容
本发明构思的实施例提供一种包括异构易失性存储器芯片的存储设备和一种包括其的电子设备。
本发明构思的实施例提供一种存储设备,包括:第一易失性存储器芯片,包括存储第一数据的第一易失性存储单元阵列并且在第一带宽接收或输出第一数据;以及第二易失性存储器芯片,包括存储第二数据的第二易失性存储单元阵列并且在不同于第一带宽的第二带宽接收或输出第二数据。
本发明构思的实施例提供一种存储设备,包括:第一易失性存储器裸片,包括存储第一数据的第一易失性存储单元阵列,和用于第一数据的输入/输出的第一硅通孔;第二易失性存储器裸片,包括存储第二数据的第二易失性存储单元阵列,和用于第二数据的输入/输出的第二硅通孔;以及缓冲器裸片,通过第一硅通孔接收第一数据并且在第一带宽输出第一数据,并且通过第二硅通孔接收第二数据并且在不同于第一带宽的第二带宽输出第二数据。
本发明构思的实施例提供一种电子设备,包括:片上系统,包括第一处理器和第二处理器;以及存储设备,包括通过第一通道与第一处理器进行通信的第一易失性存储器芯片,和通过第二通道与第二处理器进行通信的第二易失性存储器芯片。第一通道的第一带宽和第二通道的第二带宽不同于彼此。
附图说明
考虑参考附图的示例性实施例的以下具体实施方式,本发明构思的以上和其他目的和特征将变得明显。
图1图示出根据本发明构思的实施例的电子设备的图。
图2图示出图1的第一存储器芯片的框图。
图3图示出图1的第二存储器芯片的框图。
图4图示出根据本发明构思的实施例的电子设备的框图。
图5图示出其中图4的存储设备处理SoC的读取命令的操作的时序图。
图6图示出图4的电子设备的操作方法的流程图。
图7图示出根据本发明构思的另一个实施例的电子设备的框图。
图8图示出根据本发明构思的另一个实施例的电子设备的框图。
图9图示出根据本发明构思的另一个实施例的电子设备的框图。
具体实施方式
在下面,将本发明构思的实施例详细且清楚地描述到本领域普通技术人员可以实施本发明构思的程度。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811607749.7/2.html,转载请声明来源钻瓜专利网。