[发明专利]一种实现多种DDR协议的命令发送的方法在审
申请号: | 201811646195.1 | 申请日: | 2018-12-29 |
公开(公告)号: | CN109726150A | 公开(公告)日: | 2019-05-07 |
发明(设计)人: | 王亮 | 申请(专利权)人: | 灿芯半导体(上海)有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 上海湾谷知识产权代理事务所(普通合伙) 31289 | 代理人: | 李晓星 |
地址: | 201203 上海市浦东新区自由*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 寄存器组 命令发送 设计和使用 时钟上升沿 下降沿 保存 | ||
本发明公开了一种实现多种DDR协议的命令发送的方法,在DDR控制器中增加两个寄存器组,一个寄存器组保存时钟上升沿的数据,另一个寄存器组保存时钟下降沿的数据。使用软件的方式来实现几种组合DDR模式的命令,降低了设计难度,同时提高了设计和使用的灵活性。
技术领域
本发明涉及DDR(双倍速率同步动态随机存储器)技术领域,尤其涉及实现多种DDR协议的命令发送的方法。
背景技术
随着DDR的演进,JEDEC(电子器件工程联合委员会)规定DDR命令越来越多,在加上实际的运用中,DDR控制器需要兼容两种甚至几种DDR协议,每种DDR标准的命令也有很多不一样,这就给我们的DDR控制器设计带来了困难。而现有技术的设计方案是用硬件的方式实现各种DDR命令,带来的缺点是设计变得特别复杂,灵活性也不够高。
发明内容
本发明的目的在于提供一种实现多种DDR协议的命令发送的方法,使用软件的方式来实现几种组合DDR模式的命令。
实现上述目的的技术方案是:
一种实现多种DDR协议的命令发送的方法,在DDR控制器中增加两个寄存器组,一个寄存器组保存时钟上升沿的数据,另一个寄存器组保存时钟下降沿的数据。
优选的,每个所述寄存器组由16个寄存器构成。
优选的,时钟上升沿和下降沿的数据,包括DDR3、DDR4、LPDDR(Low Power DoubleData Rate SDRAM)2和LPDDR3的命令。
本发明的有益效果是:本发明增加两个寄存器组,使用软件的方式来实现几种组合DDR模式的命令,降低了设计难度,同时提高了设计和使用的灵活性。
附图说明
图1是本发明的实现多种DDR协议的命令发送的方法的示意图。
具体实施方式
下面将结合附图对本发明作进一步说明。
请参阅图1,本发明的实现多种DDR协议的命令发送的方法,在DDR控制器中增加两个寄存器组,一个寄存器组保存时钟上升沿的数据,另一个寄存器组保存时钟下降沿的数据。
根据JEDEC标准规定的DDR命令发送时序,可知,DDR3/DDR4命令发送是单时钟沿有效的,而LPDDR2/LPDDR3命令发送是双时钟沿有效的。所以组合命令的发送就必须是单时钟沿有效,才能兼容DDR3/DDR4,LPDDR2/LPDDR3。
每个寄存器组由16个寄存器构成,可以连续发送16组DDR命令。规定用一个寄存器来保存时钟上升沿的数据(如表1,即phase0表格),用另一个寄存器来保存时钟下降沿的数据(如表1,即phase1表格),表格中列出了的组合DDR协议的端口,包括DDR3/DDR4,LPDDR2/LPDDR3的命令,用以上两个寄存器就可以实现各种命令的发送。
表1
其中,bit(位)、addr(地址)、bg(bank组)、ba(bank块)、act_n(激活命令)、we_n(写使能)、cas_n(列有效)、ras_n(行有效)、cs_n(片选)、cke(时钟使能)。
当控制器处于DDR3/DDR4模式的时候,因为不需要双时钟沿,则两个寄存器保持同样的数据,控制器处于LPDDR模式的时候,两个寄存器的数据就可以不同,以此来实现双时钟沿命令发送。
以上实施例仅供说明本发明之用,而非对本发明的限制,有关技术领域的技术人员,在不脱离本发明的精神和范围的情况下,还可以作出各种变换或变型,因此所有等同的技术方案也应该属于本发明的范畴,应由各权利要求所限定。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于灿芯半导体(上海)有限公司,未经灿芯半导体(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811646195.1/2.html,转载请声明来源钻瓜专利网。