[发明专利]一种时钟信号相位控制装置和方法在审
申请号: | 201811648198.9 | 申请日: | 2018-12-30 |
公开(公告)号: | CN109683658A | 公开(公告)日: | 2019-04-26 |
发明(设计)人: | 邱文才;张辉;冯刚涛 | 申请(专利权)人: | 广东大普通信技术有限公司 |
主分类号: | G06F1/12 | 分类号: | G06F1/12 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 孟金喆 |
地址: | 523808 广东省东莞市松山湖高新技术产*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 脉冲信号 接收器 发送电路 接收电路 驱动器 时延测量电路 时钟信号相位 相位调整电路 控制装置 相位补偿 折返 时延 驱动器和接收器 传输线 电路板 测量传输 传输线路 计算时延 时钟同步 时钟相位 线路设计 线路延迟 信号传输 同步的 相位差 环回 测量 | ||
本发明公开了一种时钟信号相位控制装置和方法。装置包括至少一组通过传输线路连接的驱动器和接收器;驱动器还包括第二接收电路、时延测量电路和相位调整电路;接收器还包括第二发送电路;第二发送电路将接收器收到的脉冲信号折返到传输线路上,并由第二接收电路接收;时延测量电路测量折返的脉冲信号与发出的脉冲信号的相位差,计算时延;相位调整电路根据时延对发出的脉冲信号进行相位补偿。本发明通过设置第二发送电路和第二接收电路使脉冲信号环回,用于测量传输线路的时延,并且在驱动器端进行相位补偿,实现不同接收器之间时钟相位同步的效果,可以克服不同电路板上信号传输的线路延迟,降低时钟同步对线路设计的依赖性。
技术领域
本发明实施例涉及时钟同步技术,尤其涉及一种时钟信号相位控制装置和方法。
背景技术
目前的时钟同步技术方案中,系统级的时钟分发多采用以下方案:系统的时钟参考源经由传输线路输入锁相环,锁相环生成系统各芯片的工作时钟,经由时钟分发电路输出到系统中各个芯片。
在一块电路板上或一个系统的多块电路板上,会需要多个器件的脉冲信号相位对齐,通常的做法是在PCB设计的时候要求各路传输线路等长,使得脉冲信号的延时相同,从而保证到达各个器件的脉冲信号相位是对齐的。如图1所示,如果需要到达接收器1、接收器2、接收器n的脉冲信号相位对齐,则需要在驱动器输出到接收器之间的走线L1、L2、Ln的走线长度上进行控制,使得它们的长度相等。走线等长的要求给PCB设计带来了额外的挑战,尤其是系统中跨板的脉冲信号传输要求走线等长的设计非常复杂,难以控制。
发明内容
本发明提供一种时钟信号相位控制装置和方法,以实现时延的测量和相位补偿,从而实现多个接收器之间的时钟相位对齐。
为达到此目的,本发明提供如下技术方案:
一方面,本发明提供一种时钟信号相位控制装置,包括至少一组通过传输线路连接的驱动器和接收器,所述驱动器包括第一发送电路,所述接收器包括第一接收电路,所述第一发送电路连接所述传输线路的第一端,所述第一接收电路连接所述传输线路的第二端;
所述驱动器还包括第二接收电路、时延测量电路和相位调整电路;所述接收器还包括第二发送电路;
所述第二发送电路的输入端与所述第一接收电路的输出端连接,输出端连接到所述传输线路的第二端,用于将所述接收器收到的脉冲信号折返到所述传输线路上;
所述第二接收电路的输入端连接到所述传输线路的第一端,输出端连接到所述时延测量电路的输入端;
所述时延测量电路用于测量折返的脉冲信号与第一发送电路发出的脉冲信号的相位差,计算时延,并将所述时延输出到所述相位调整电路;
所述相位调整电路的输出端与所述驱动器的输入端连接,用于根据所述时延对所述驱动器发出的脉冲信号进行相位补偿。
进一步的,所述接收器还包括:测试开关;
所述测试开关设置在第二发送电路的输入端。
其中,所述时延测量电路为比较器电路、计数器电路、加法器电路的任一种。
其中,所述相位调整电路为锁相环电路、零延时缓冲器、延迟线电路的任一种。
另一方面,本发明还提供一种时钟信号相位控制方法,由上述的时钟信号相位控制装置来执行,包括:
测量脉冲信号从驱动器到接收器的时延;
根据所述时延调整驱动器输出脉冲信号的相位。
其中,测量脉冲信号从驱动器到接收器的时延,包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东大普通信技术有限公司,未经广东大普通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811648198.9/2.html,转载请声明来源钻瓜专利网。