[实用新型]一种用于抗干扰天线的时钟电路有效
申请号: | 201820283733.4 | 申请日: | 2018-02-28 |
公开(公告)号: | CN207603612U | 公开(公告)日: | 2018-07-10 |
发明(设计)人: | 徐澜飞 | 申请(专利权)人: | 成都维星科技有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 成都弘毅天承知识产权代理有限公司 51230 | 代理人: | 李春芳 |
地址: | 610037 四川省成都*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 信号频率 双频段 综合器 本实用新型 抗干扰天线 频率综合器 时钟电路 单片机控制电路 低噪声放大电路 输出射频信号 整形电路输出 中频滤波电路 环路滤波器 压控振荡器 输出 电路结构 节约空间 滤波电路 内部集成 频率信号 射频信号 卫星导航 依次连接 整形电路 锁相环 两路 | ||
1.一种用于抗干扰天线的时钟电路,包括整形电路和与整形电路输出端连接的频率综合器,其特征在于:所述频率综合器为双频段信号频率综合器N16,所述双频段信号频率综合器N16内部集成压控振荡器VCO、锁相环PLL和环路滤波器LF,双频段信号频率综合器N16依次连接低噪声放大电路和中频滤波电路后输出61MHz信号,双频段信号频率综合器N16连接滤波电路后输出射频信号,双频段信号频率综合器N16连接有控制61MHz信号和射频信号两路频率信号同时输出的单片机控制电路。
2.根据权利要求1所述的一种用于抗干扰天线的时钟电路,其特征在于:所述整形电路包括晶振N25和比较器N26,整形电路的具体连接为:晶振N25的1脚连接电容C86的一端,电容C86的另一端与晶振N25的2脚分别接地,晶振N25的4脚分别连接电容C90和电感L39,电容C90的另一端接地,电感L39的另一端连接到电源电压+3.3VL上,晶振N25的3脚依次串联有电容C91和电阻R61,电阻R61的另一端与比较器N26的3脚连接,比较器N26的4脚连接有电容C92的一端,电容C92的另一端和比较器N26的2脚分别接地,比较器N26的1脚连接有电容C93的一端,电容C93的另一端分别连接有电容C95和电感L41,电感L41的另一端分别连接有电容C96和电感L42,电感L42的另一端分别连接电容C97和双频段信号频率综合器N16,电容C95、电容C96和电容C97的另一端分别接地,比较器N26的5脚分别连接有电感L40和电容C94,电容C94的另一端接地,电感L40的另一端连接到电源电压+3.3VL上。
3.根据权利要求2所述的一种用于抗干扰天线的时钟电路,其特征在于:所述单片机控制电路包括单片机N14,双频段信号频率综合器N16与单片机控制电路的具体连接为:单片机N14的1脚分别连接有电感L24和电容C50,电感L24的另一端连接到电源电压+3.3VU上,电容C50的另一端与单片机N14的8脚分别接地,单片机N14的2脚、3脚、6脚和7脚分别与双频段信号频率综合器N16的2脚、1脚、24脚和13脚对应连接,双频段信号频率综合器N16的8脚接地,双频段信号频率综合器N16的4脚和5脚分别悬空。
4.根据权利要求3所述的一种用于抗干扰天线的时钟电路,其特征在于:所述双频段信号频率综合器N16的3~6脚、9~10脚、16脚、18脚和21脚分别接地,双频段信号频率综合器N16的7脚与8脚连接,19脚和20脚通过电感L27连接,双频段信号频率综合器N16的15脚连接有电容C87,电容C87的另一端与电感L42连接,双频段信号频率综合器N16的23脚分别连接有电容C55和电感L26,电容C55的另一端接地,电感L26的另一端连接到电源电压+3.3VU上,双频段信号频率综合器N16的12脚分别连接有电容C83和电感L37,电容C83的另一端接地,电感L37的另一端连接到电源电压+3.3VU上,双频段信号频率综合器N16的17脚和14脚连接,并且双频段信号频率综合器N16的17脚连接有电容C89,电容C89的另一端接地,双频段信号频率综合器N16的14脚分别连接有电容C88和电感L38,电容C88的另一端接地,电感L38的另一端连接到电源电压+3.3VU上,双频段信号频率综合器N16的11脚连接滤波电路,双频段信号频率综合器N16的22脚连接低噪声放大电路。
5.根据权利要求4所述的一种用于抗干扰天线的时钟电路,其特征在于:所述滤波电路包括射频滤波器Z4,滤波电路的具体连接为:射频滤波器Z4的1脚、3脚、4脚和6脚分别接地,射频滤波器Z4的2脚连接电容C76,电容C76的另一端分别连接电容C38和电感L32,电容C38的另一端分别连接电容C81和电感L33,电容C81的另一端与双频段信号频率综合器N16的11脚连接,电感L32和电感L33的另一端分别接地,射频滤波器Z4的5脚为输出端。
6.根据权利要求4或5所述的一种用于抗干扰天线的时钟电路,其特征在于:所述低噪声放大电路包括低噪声放大器N18,中频滤波电路包括中频滤波器Z3,低噪声放大电路和中频滤波电路的具体连接为:低噪声放大器N18的2脚和4脚分别接地,低噪声放大器N18的3脚连接电容C57,电容C57的另一端分别连接电阻R39个电阻R38,电阻R38的另一端分别连接电容C56和电阻R37,电容C56的另一端与双频段信号频率综合器N16的22脚连接,电阻R37和电阻R39的另一端分别接地,低噪声放大器N18的1脚分别连接电感L29和电容C62,电感L29的另一端分别连接电容C61和电阻R44,电阻R44的另一端连接到电源电压+5VIN上,电容C61的另一端接地,电容C62的另一端与中频滤波器Z3的2脚连接,中频滤波器Z3的2脚、3脚和5脚连接,中频滤波器Z3的1脚和4脚分别接地,中频滤波器Z3的5脚分别连接电容C63和电感L44,电容C63的另一端接地,电感L44的另一端分别与中频滤波器Z3的输出端6脚和电容C49连接,电容C49的另一端接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都维星科技有限公司,未经成都维星科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201820283733.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:基于GPS产生高精度触发脉冲的装置
- 下一篇:一种小步进低相噪频率合成器