[实用新型]基于通信接口的单脉冲信号延时实验装置有效
申请号: | 201820284096.2 | 申请日: | 2018-02-28 |
公开(公告)号: | CN207910748U | 公开(公告)日: | 2018-09-25 |
发明(设计)人: | 党宗学 | 申请(专利权)人: | 党宗学 |
主分类号: | H03K5/13 | 分类号: | H03K5/13;G06F13/40 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 474173 河*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 单脉冲信号 数据锁存电路 实验装置 通信接口 输出端 输入端 延时 输入电路 通信电路 延时电路 高速脉冲信号 纯硬件电路 移相处理 交互性 科学实验 可用 电路 | ||
基于通信接口的单脉冲信号延时实验装置由通信电路、单脉冲信号输入电路、数据锁存电路、延时电路连接构成。其中,通信电路的输出端接数据锁存电路的输入端;单脉冲信号输入电路的输出端接数据锁存电路的输入端;数据锁存电路的输出端接延时电路的输入端。基于通信接口的单脉冲信号延时实验装置具有电路简单、纯硬件电路实现、对外交互性较好的优点,可用于高校科学实验,及高速脉冲信号移相处理中。
技术领域
本实用新型涉及信号处理技术领域,尤其涉及到基于通信接口的单脉冲信号延时实验装置。
背景技术
单脉冲信号是我们常用的一种电信号。脉冲信号的用途多样,可作为复位信号,可作为启动信号,也可作为噪音信号。现有单脉冲信号的产生方式有三种:单片机控制产生;时钟信号处理器控制产生;CPLD逻辑控制产生。利用单片机程序检测单脉冲信号宽度,然后进行延时处理,从单片机的引脚输出,实现单脉冲信号宽度扩展;利用DSP处理器程序检测单脉冲信号宽度,利用软件的办法实现,单脉冲信号宽度扩展;利用CPLD逻辑控制实现单脉冲信号宽度扩展。现有的这些做法,有一些不足:电路较复杂;成本相对较高;需要软件控制程序参与;不具有通信接口,对外互联性不好。
发明内容
本实用新型所要解决的技术问题在于克服现有的单脉冲信号延时的不足,提供基于通信接口的单脉冲信号延时实验装置。基于通信接口的单脉冲信号延时实验装置是由具有电路简单、纯硬件电路实现、具有通信接口,对外交互性较好的优点。
解决上述问题采用的技术方案是:
本实用新型采用集成电路U1的进行外部通信数据接收,进而设置延时宽度;采用集成电路U3的进行控制数据锁存处理,数据锁存后,输入到延时控制后端,进行进一步处理;采用集成电路U2的单脉冲信号的延时处理,它接收延时量数据及单脉冲信号,并进行内部延时处理,并将处理后的单脉冲信号输出。
附图说明
图1是本实用新型电气原理方框图。
图2是本实用新型电子线路原理图。
具体实施方式
下面结合附图和实施例对本实用新型做进一步详细说明。
实施例1
在图1中,本实用新型基于通信接口的单脉冲信号延时实验装置是由以下几个部分:通信电路、单脉冲信号输入电路、数据锁存电路、延时电路连接构成。其中,通信电路的输出端接数据锁存电路的输入端;单脉冲信号输入电路的输出端接数据锁存电路的输入端;数据锁存电路的输出端接延时电路的输入端。
在图2中,本实用新型通信电路是由连接器J2,电阻R3,R4,R2,电容C1,集成电路U1连接构成。其中,集成电路U1的型号为FT245RL,电容C1的引脚2接电阻R2的引脚1,接集成电路U1的引脚19;连接器J2的引脚2接电阻R4的引脚1;连接器J2的引脚3接电阻R3的引脚1;电阻R3的引脚2接集成电路U1的引脚16;电阻R4的引脚2接集成电路U1的引脚15;集成电路U1的引脚4接集成电路U1的引脚17;电容C1的引脚1,连接器J2的引脚1,集成电路U1的引脚7,集成电路U1的引脚18,集成电路U1的引脚21,集成电路U1的引脚25,集成电路U1的引脚26接地;连接器J2的引脚4接电阻R2的引脚2接集成电路U1的引脚12接集成电路U1的引脚20接5V。
单脉冲信号输入电路是由连接器J1,电阻R1连接构成,其中,连接器J1的引脚1接地;连接器J1的引脚2接电阻R1的一端;电阻R1的另一端接集成电路U2的引脚1,接连接器J3的引脚1。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于党宗学,未经党宗学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201820284096.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种方波信号产生的实验电路
- 下一篇:一种窗口电压比较电路