[实用新型]具有PCIE接口的IIC存储器实验装置有效
申请号: | 201820304791.0 | 申请日: | 2018-03-06 |
公开(公告)号: | CN207909119U | 公开(公告)日: | 2018-09-25 |
发明(设计)人: | 党宗学 | 申请(专利权)人: | 党宗学 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 474173 河*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 模拟开关控制电路 存储控制电路 存储器实验 控制电路 输出端 输入端 输出输入端 输入输出端 存储器 电路 | ||
1.具有PCIE接口的IIC存储器实验装置,其特征在于它具有:PCIE接口控制电路,模拟开关控制电路,IIC存储控制电路;其中,PCIE接口控制电路的输出端接模拟开关控制电路的输入端,模拟开关控制电路的输出端接IIC存储控制电路的输入端,IIC存储控制电路的输出端接模拟开关控制电路的输入端,模拟开关控制电路的输出端接PCIE接口控制电路的输入端。
2.根据权利要求1所述的具有PCIE接口的IIC存储器实验装置,其特征在于所述的IIC存储控制电路,是由电阻R1~R7,R9,R15~R22,集成电路U1,U3,U6,U8,U10,U11,U12,U13连接构成,其中,集成电路U1,U3,U6,U8,U10,U11,U12,U13的型号为AT24C02,集成电路U1的引脚5接电阻R1的一端,电阻R1的另一端接集成电路U4的引脚13,集成电路U3的引脚5接电阻R2的一端,电阻R2的另一端接集成电路U4的引脚14,集成电路U6的引脚5接电阻R3的一端,电阻R3的另一端接集成电路U4的引脚15,集成电路U8的引脚5接电阻R4的一端,电阻R4的另一端接集成电路U4的引脚12,集成电路U10的引脚5电阻R5的一端,电阻R5的另一端接集成电路U4的引脚1,集成电路U11的引脚5接电阻R6的一端,电阻R6的另一端接集成电路U4的引脚5,集成电路U12的引脚5接电阻R7的一端,电阻R7的另一端接集成电路U4的引脚2,集成电路U13的引脚5接电阻R9的一端,电阻R9的另一端接集成电路U4的引脚4,集成电路U1的引脚6接电阻R15的一端,电阻R15的另一端接集成电路U4的引脚13,集成电路U3的引脚6接电阻R16的一端,电阻R16的另一端接集成电路U4的引脚14,集成电路U6的引脚6接电阻R17的一端,电阻R17的另一端接集成电路U4的引脚15,集成电路U8的引脚6接电阻R18的一端,电阻R18的另一端接集成电路U4的引脚12,集成电路U10的引脚6电阻R19的一端,电阻R19的另一端接集成电路U4的引脚1,集成电路U11的引脚6接电阻R20的一端,电阻R20的另一端接集成电路U4的引脚5,集成电路U12的引脚6接电阻R21的一端,电阻R21的另一端接集成电路U4的引脚2,集成电路U13的引脚6接电阻R22的一端,电阻R22的另一端接集成电路U4的引脚4,集成电路U1,U3,U6,U8,U10,U11,U12,U13的引脚1,2,3,4,7接地,集成电路U1,U3,U6,U8,U10,U11,U12,U13的引脚8接3V。
3.根据权利要求1所述的具有PCIE接口的IIC存储器实验装置,其特征在于所述的模拟开关控制电路,是由电阻R8,R10~R14,集成电路U7,集成电路U4,集成电路U9连接构成,其中,集成电路U7的型号为DM74LS564,集成电路U4,U9的型号为CD4051,集成电路U7的引脚11接集成电路U2的引脚44,集成电路U7的引脚2接电阻R8的一端,电阻R8的另一端接集成电路U2的引脚41,集成电路U7的引脚3接电阻R10的一端,电阻R10的另一端接集成电路U2的引脚40,集成电路U7的引脚4接电阻R11的一端,电阻R11的另一端接集成电路U2的引脚39,集成电路U7的引脚5接电阻R12的一端,电阻R12的另一端接集成电路U2的引脚38,集成电路U7的引脚6接电阻R13的一端,电阻R13的另一端接集成电路U2的引脚37,集成电路U7的引脚7接电阻R14的一端,电阻R14的另一端接集成电路U2的引脚36,集成电路U7的引脚1,10接地,集成电路U7的引脚2接5V,集成电路U7的引脚19集成电路U4引脚11,集成电路U7的引脚18集成电路U4引脚10,集成电路U7的引脚17集成电路U4引脚9,集成电路U7的引脚16集成电路U9脚11,集成电路U7的引脚15集成电路U9脚10,集成电路U7的引脚14集成电路U9脚9,集成电路U4,U9的引脚16接5V,集成电路U4,U9的引脚7接-5V,集成电路U4,U9的引脚6,8接地。
4.根据权利要求1所述的具有PCIE接口的IIC存储器实验装置,其特征在于所述的PCIE接口控制电路,是由连接器J1,电容C1,电容C2,电容C3,集成电路U2,J集成电路U5连接构成,其中,集成电路U2的型号为CH367L,集成电路U2的型号为AT25F512,连接器J3接PCIE总线信号,连接器J3的引脚1,2,34,35接12V,连接器J3的引脚8,10,27,28接3V,连接器J3的引脚4,7,25,33,13,16,1819,22接地,连接器J3的引脚17接连接器J3的引脚36,连接器J3的引脚30接连接器J3的引脚31,连接器J3的引脚26接电容C1的一端,电容C1的另一端接地,连接器J3的引脚21接电容C2的一端,电容C2的另一端接集成电路U1的引脚12,连接器J3的引脚20接电容C3的一端,电容C3的另一端接集成电路U1的引脚13,连接器J3的引脚14接集成电路U2的引脚16,连接器J3的引脚15接集成电路U2的引脚15,集成电路U2的引脚2接电阻R23的一端,电阻R23的另一端接地,集成电路U2的引脚11接电阻R24的一端,电阻R24的另一端接地,集成电路U2的引脚61接集成电路U5的引脚2,5,集成电路U2的引脚23接集成电路U5的引脚1,集成电路U2的引脚22接集成电路U5的引脚6,集成电路U5的引脚4接地,集成电路U5的引脚3,7,8接3V。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于党宗学,未经党宗学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201820304791.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种M-bus通道选择电路
- 下一篇:一种模块化折叠式网口HUB