[实用新型]一种低噪声低抖动多频率时钟产生装置有效
申请号: | 201820723907.4 | 申请日: | 2018-05-15 |
公开(公告)号: | CN207869088U | 公开(公告)日: | 2018-09-14 |
发明(设计)人: | 陈勇;张雯文;汪葆桉 | 申请(专利权)人: | 原时(荆门)电子科技有限公司 |
主分类号: | H03L7/081 | 分类号: | H03L7/081;H03L7/085;H03L7/099 |
代理公司: | 武汉智嘉联合知识产权代理事务所(普通合伙) 42231 | 代理人: | 黄君军 |
地址: | 448000 湖北省*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 比较模块 数字频率合成模块 差分时钟 时钟信号 时钟产生装置 带宽 本实用新型 单端信号 滤波模块 正弦信号 低抖动 低噪声 多频率 整形 差分比较电路 预定时钟信号 比较器输入 数字锁相环 振荡器技术 共模电压 模块执行 时钟电路 输入模式 外部时钟 相位累加 用户需求 查找表 延时线 抖动 伪差 噪声 | ||
1.一种低噪声低抖动多频率时钟产生装置,其特征在于,包括:差分时钟比较模块、数字频率合成模块、单端信号比较模块、数字锁相环模块和带宽滤波模块;所述差分时钟比较模块用于外部时钟输入和时钟电路整形;所述数字频率合成模块用于产生预定时钟信号;所述单端信号比较模块用于产生若干路时钟信号;所述带宽滤波模块具有若干种带宽,用于生成正弦信号;所述差分时钟比较模块与所述数字频率合成模块连接,所述数字频率合成模块与所述单端信号比较模块和所述数字锁相环模块连接,所述单端信号比较模块和所述数字锁相环模块连接;所述数字锁相环模块又与所述带宽滤波模块连接。
2.根据权利要求1所述的低噪声低抖动多频率时钟产生装置,其特征在于,所述的差分时钟比较模块采用低抖动高速差分比较器和伪差分输入模式,用于将外部时钟信号整形为低抖动差分时钟信号。
3.根据权利要求1所述的低噪声低抖动多频率时钟产生装置,其特征在于,所述数字频率合成模块包括相位累加器、相位查找单元和数模转换电路单元,用于设置相位查找时间间隔和相位累加器初始值,产生预定时钟信号。
4.根据权利要求3所述的低噪声低抖动多频率时钟产生装置,其特征在于,所述单端信号比较模块,用于处理并传输时钟信号到所述数字锁相环模块。
5.根据权利要求1所述的低噪声低抖动多频率时钟产生装置,其特征在于,所述数字锁相环模块包括全数字鉴频鉴相电路单元和延时线振荡器,用于根据时钟电路产生频率的范围设置延时线振荡器的逻辑门个数和可变频率范围。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于原时(荆门)电子科技有限公司,未经原时(荆门)电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201820723907.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种锁相芯片模块化电路
- 下一篇:锁相环启动电路