[实用新型]利用权电阻网络配合FPGA实现精准的波形输出电路有效
申请号: | 201820798065.9 | 申请日: | 2018-05-25 |
公开(公告)号: | CN208508890U | 公开(公告)日: | 2019-02-15 |
发明(设计)人: | 邢金国;麦俊浩;朱庆林;张晨 | 申请(专利权)人: | 深圳市兴汇科技有限公司 |
主分类号: | H03B5/20 | 分类号: | H03B5/20;A61N1/36 |
代理公司: | 深圳市华腾知识产权代理有限公司 44370 | 代理人: | 彭年才 |
地址: | 518000 广东省深圳市南*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 权电阻网络 电压跟随电路 波形输出电路 波形输出 输出端 芯片 本实用新型 配合 参考电压 互不干扰 频率控制 低成本 电连接 多路 引脚 搭配 电路 输出 | ||
1.一种利用权电阻网络配合FPGA实现精准的波形输出电路,包括第一权电阻网络(1)、第二权电阻网络(2)、第一电压跟随电路(3)、第二电压跟随电路(4)和芯片U2(5),其特征在于,所述第一权电阻网络(1)和第二权电阻网络(2)均与芯片U2(5)电连接,第一电压跟随电路(3)接第一权电阻网络(1)的输出端,第二电压跟随电路(4)接第二权电阻网络(2)的输出端;所述芯片U2(5)具有接口IO1-接口IO16,第一权电阻网络(1)包括电阻R2-R18,第一电压跟随电路(3)包括电阻R1、电阻R19,电容C1-C3和运算放大器U1A,第二权电阻网络(2)包括电阻R20-R21、电阻R23-R30和电阻R32-R38,第二电压跟随电路(4)包括电阻R22、电阻R31、电容C4和运算放大器U1B。
2.根据权利要求1所述的一种利用权电阻网络配合FPGA实现精准的波形输出电路,其特征在于,所述芯片U2(5)的接口IO1依次接电阻R2和电阻R1,电阻R2的输出端依次接电阻R3、电阻R5、电阻R7、电阻R9、电阻R11、电阻R13、电阻R15、电阻R17和电阻R18接地,接口IO2接电阻R4并接电阻R5的输出端,接口IO3接电阻R6接电阻R7的输出端,接口IO4接电阻R8接电阻R9的输出端,接口IO5接电阻R10接电阻R11的输出端,接口IO12接电阻R12接电阻R13的输出端,接口IO7接电阻R14接电阻R15的输出端,接口IO8接电阻R16接电阻R17的输入端。
3.根据权利要求1所述的一种利用权电阻网络配合FPGA实现精准的波形输出电路,其特征在于,所述运算放大器U1A的正极输入端接电阻R1,算放大器U1A的负极输入端接电阻R19接运算放大器U1A的输出端,运算放大器U1A的脚4接电容C1接运算放大器U1A的输出端,运算放大器U1A的脚3接电容C2接地,电容C2的两端并接电容C3。
4.根据权利要求1所述的一种利用权电阻网络配合FPGA实现精准的波形输出电路,其特征在于,所述芯片U2(5)的接口IO9依次接电阻R20和电阻R22,电阻R20的输出端依次接电阻R21、电阻R24、电阻R26、电阻R28、电阻R30、电阻R33、电阻R35、电阻R37和电阻R38接地,接口IO10接电阻R23并接电阻R24的输出端,接口IO11接电阻R25接电阻R26的输出端,接口IO12接电阻R27接电阻R28的输出端,接口IO13接电阻R29接电阻R30的输出端,接口IO14接电阻R32接电阻R33的输出端,接口IO15接电阻R134接电阻R35的输出端,接口IO16接电阻R36接电阻R37的输入端。
5.根据权利要求1所述的一种利用权电阻网络配合FPGA实现精准的波形输出电路,其特征在于,所述运算放大器U1B的正极输入端接电阻R22,算放大器U1B的负极输入端接电阻R31接运算放大器U1A的输出端,运算放大器U1A的输出端接电容C4接运算放大器U1A的输出端。
6.根据权利要求1所述的一种利用权电阻网络配合FPGA实现精准的波形输出电路,其特征在于,所述芯片U2(5)为FPGA,FPGA采用DDS。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市兴汇科技有限公司,未经深圳市兴汇科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201820798065.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:具有光伏组件的试验装置
- 下一篇:一种校零变频器