[实用新型]电路和设备有效
申请号: | 201820870597.9 | 申请日: | 2018-06-05 |
公开(公告)号: | CN208836429U | 公开(公告)日: | 2019-05-07 |
发明(设计)人: | I·卡拉;S·C·阿达莫 | 申请(专利权)人: | 意法半导体股份有限公司 |
主分类号: | H05B33/08 | 分类号: | H05B33/08 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;张昊 |
地址: | 意大利阿格*** | 国省代码: | 意大利;IT |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器位置 通道存储器 配置 缓冲器电路 电路 存储 集合 生成数据 选择电路 状态机 选择性地访问 接收指示 脉宽调制 信号生成 加载 激活 | ||
1.一种电路,其特征在于,包括:
多个存储器位置,被配置为存储脉宽调制PWM信号生成数据,其中所述多个存储器位置被布置在存储器位置的N个集合中,其中所述存储器位置的N个集合中的每个集合均包括i个通道存储器位置,并且其中所述i个通道存储器位置中的每个位置均被配置为存储用于N个PWM调制模式中的相应一个的i个占空比值中的相应占空比值;
选择电路,耦合至所述多个存储器位置,其中所述选择电路被配置为选择性地访问所述存储器位置的N个集合中的所选集合;
缓冲器电路,耦合至所述选择电路的输出,其中所述缓冲器电路被配置为存储来自所选集合的所述i个通道存储器位置的所述PWM信号生成数据;以及
有限状态机,被配置为接收指示具有相应的多个占空比值的多个PWM调制模式的PWM信号生成输入数据,其中所述有限状态机被耦合至所述选择电路并且被配置为根据所述PWM信号生成输入数据激活所述选择电路,以将来自所选集合的所述i个通道存储器位置的所述PWM信号生成数据加载到所述缓冲器电路中,所述PWM信号生成数据指示用于所述N个PWM调制模式中的PWM调制模式的i个占空比值。
2.根据权利要求1所述的电路,其特征在于,所述缓冲器电路中的所述PWM信号生成数据被布置为存储器位置矩阵,所述存储器位置矩阵具有第一数量的行和第二数量的列,其中所述第一数量的行和所述第二数量的列中的一个等于占空比值的数量i,并且所述第一数量的行和所述第二数量的列中的另一个等于数量j,其中j是每个所述占空比值的宽度。
3.根据权利要求1所述的电路,其特征在于,还包括:
另外多个存储器位置,其中所述另外多个存储器位置中的每个位置均耦合至所述存储器位置的N个集合中的一个集合,并且被配置为存储指示所述N个PWM调制模式中的相应一个的持续时间的数据。
4.根据权利要求3所述的电路,其特征在于,所述有限状态机响应所述PWM信号生成输入数据,所述PWM信号生成输入数据包括指示所述N个PWM调制模式的相应持续时间的数据。
5.根据权利要求3所述的电路,其特征在于,还包括耦合至所述另外多个存储器位置和所述有限状态机的又一选择电路,其中所述有限状态机被配置为激活所述又一选择电路以针对所述缓冲器电路中的所述N个PWM调制模式的PWM信号生成数据选择相应持续时间。
6.根据权利要求3所述的电路,其特征在于,所述有限状态机通过跳过所述N个PWM调制模式中的特定一个来响应指示所述N个PWM调制模式中的所述特定一个被设置为零的持续时间的数据。
7.根据权利要求1所述的电路,其特征在于,还包括:
模式重复存储位置,被配置为存储指示所述N个PWM调制模式中的至少一个的重复次数的重复数据,其中所述有限状态机通过作为达到上重复阈值的结果断开所述N个PWM调制模式中的至少一个的重复来响应所述重复数据。
8.根据权利要求1所述的电路,其特征在于,还包括:
偏移存储位置,被配置为存储指示可应用于所述N个PWM调制模式中的后续通道之间的时间偏移值的偏移数据,其中所述有限状态机通过提供所述N个PWM调制模式中的后续PWM调制通道的所述PWM信号生成数据之间的时间偏移来响应所述时间偏移值。
9.根据权利要求1所述的电路,其特征在于,还包括多个PWM信号发生器,被配置为根据所述PWM信号生成数据生成PWM调制信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体股份有限公司,未经意法半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201820870597.9/1.html,转载请声明来源钻瓜专利网。