[实用新型]集成电子电路有效
申请号: | 201821195840.8 | 申请日: | 2018-07-26 |
公开(公告)号: | CN208706619U | 公开(公告)日: | 2019-04-05 |
发明(设计)人: | A·马扎基;C·里韦罗;Q·休伯特 | 申请(专利权)人: | 意法半导体(鲁塞)公司 |
主分类号: | H01L23/00 | 分类号: | H01L23/00;H01L21/66 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;张昊 |
地址: | 法国*** | 国省代码: | 法国;FR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 衬底 集成电子电路 半导体 半导体阱 垂直MOS晶体管 减薄 隐埋 半导体区域 半导体区 导通条件 电流指示 漏极区域 偏置 源极 隔离 检测 | ||
1.一种集成电子电路,其特征在于,包括:
半导体衬底,包括第一导电类型的半导体阱,所述半导体阱通过与所述第一导电类型相反的第二导电类型的隐埋半导体层来被隔离,所述隐埋半导体层位于所述半导体阱下方;以及
器件,被配置为检测所述半导体衬底的背侧减薄,包括:
垂直MOS晶体管,包括位于所述半导体衬底的前侧上的第一半导体电极区域以及在所述第一半导体电极区域和所述隐埋半导体层之间延伸的绝缘垂直栅极区域,所述绝缘垂直栅极区域包括所述垂直MOS晶体管的第二半导体电极区域;
偏置电路,被配置为在第一操作配置中以晶体管导通状态偏置所述垂直MOS晶体管;以及
比较电路,耦合至所述第一半导体电极区域和所述第二半导体电极区域中的一个电极区域,并且被配置为将由处于所述晶体管导通状态的所述第一半导体电极区域和所述第二半导体电极区域中的所述一个电极区域传送的电流与阈值进行比较,如果所述电流的值高于所述阈值,则生成具有与检测到所述半导体衬底的非减薄相对应的第一值的控制信号,而如果所述电流的值低于所述阈值,则生成具有与检测到所述半导体衬底的减薄相对应的第二值的控制信号。
2.根据权利要求1所述的集成电子电路,其特征在于,所述比较电路电耦合至所述第一半导体电极区域,并且被配置为将由所述第一半导体电极区域传送的电流与所述阈值进行比较。
3.根据权利要求1所述的集成电子电路,其特征在于,所述比较电路电耦合至所述第二半导体电极区域,并且被配置为将由所述第二半导体电极区域传送的电流与所述阈值进行比较。
4.根据权利要求1所述的集成电子电路,其特征在于,还包括:位于所述半导体阱上和所述半导体阱中的至少一个MOS晶体管,所述至少一个MOS晶体管包括与所述第一半导体电极区域共用的第三半导体电极区域。
5.根据权利要求4所述的集成电子电路,其特征在于,与所述第一半导体电极区域共用的所述第三半导体电极区域不被所述偏置电路偏置。
6.根据权利要求1所述的集成电子电路,其特征在于,所述比较电路在启动所述比较的第一配置和解除所述比较的第二配置中可操作,还包括控制电路,所述控制电路被配置为响应于所述控制信号具有所述第一值,引起从所述第一配置到所述第二配置的转换。
7.根据权利要求1所述的集成电子电路,其特征在于,所述绝缘垂直栅极区域包括从所述半导体阱的前侧延伸到所述隐埋半导体层并且提供所述垂直MOS晶体管的栅极区域的绝缘垂直电极。
8.根据权利要求7所述的集成电子电路,其特征在于,所述半导体阱被沟槽隔离包围,并且其中所述绝缘垂直电极部分地延伸穿过所述沟槽隔离。
9.根据权利要求7所述的集成电子电路,其特征在于,所述绝缘垂直电极延伸到所述半导体阱中而不到达所述隐埋半导体层,所述绝缘垂直栅极区域还包括与所述隐埋半导体层相同导电类型的半导体片段,所述半导体片段从所述绝缘垂直电极的底部延伸到所述隐埋半导体层。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体(鲁塞)公司,未经意法半导体(鲁塞)公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201821195840.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:具有大马士革结构的半导体结构
- 下一篇:芯片密封环结构和半导体芯片