[实用新型]一种屏蔽栅功率MOSFET器件有效
申请号: | 201821288168.7 | 申请日: | 2018-08-10 |
公开(公告)号: | CN208489191U | 公开(公告)日: | 2019-02-12 |
发明(设计)人: | 朱袁正;叶鹏;刘晶晶 | 申请(专利权)人: | 无锡新洁能股份有限公司 |
主分类号: | H01L27/088 | 分类号: | H01L27/088;H01L21/8234 |
代理公司: | 无锡市大为专利商标事务所(普通合伙) 32104 | 代理人: | 曹祖良 |
地址: | 214131 江苏省无锡市滨湖区高浪东路999号*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 虚拟 多晶硅 屏蔽栅 元胞 功率MOSFET器件 本实用新型 绝缘介质层 虚拟栅极 源极金属 源区 半导体器件 导电类型阱 市场竞争力 厚氧化层 开关损耗 米勒电容 输入电容 栅氧化层 电连接 减小 交叠 通孔 源极 栅元 填充 引入 覆盖 制造 | ||
1.一种屏蔽栅功率MOSFET器件,包括有源区,所述有源区内包括若干个相互并联的元胞单元(01),其特征在于,在所述有源区内还包括若干个与所述元胞单元(01)均匀并列分布的虚拟元胞单元(02),所述虚拟元胞单元(02)包括第一导电类型衬底(1)及位于第一导电类型衬底(1)上的第一导电类型外延层(2),在所述第一导电类型外延层(2)的上部设有第二导电类型阱区(15),在所述第二导电类型阱区(15)间设有第一类型沟槽(3),在所述第一类型沟槽(3)内填充有虚拟屏蔽栅多晶硅(5)、包裹所述虚拟屏蔽栅多晶硅(5)下部的厚氧化层(6)、位于所述虚拟屏蔽栅多晶硅(5)上部两侧的虚拟栅极多晶硅(7)及位于虚拟栅极多晶硅(7)外侧的虚拟栅氧化层(8);
在所述第一类型沟槽(3)上覆盖有绝缘介质层(12),在所述绝缘介质层(12)上覆盖有源极金属(13),所述源极金属(13)通过绝缘介质层(12)内的通孔分别与虚拟屏蔽栅多晶硅(5)、虚拟栅极多晶硅(7)电连接。
2.一种屏蔽栅功率MOSFET器件,包括有源区,其特征在于,在所述有源区内包括若干个均匀并列分布的虚拟元胞单元(02),所述虚拟元胞单元(02)包括第一导电类型衬底(1)及位于第一导电类型衬底(1)上的第一导电类型外延层(2),在所述第一导电类型外延层(2)的上部设有第二导电类型阱区(15),在所述第二导电类型阱区(15)间设有第一类型沟槽(3),在所述第一类型沟槽(3)内填充有虚拟屏蔽栅多晶硅(5)及包裹所述虚拟屏蔽栅多晶硅(5)下部的厚氧化层(6),在所述虚拟屏蔽栅多晶硅(5)上部的一侧设有虚拟栅极多晶硅(7),另一侧设有栅极多晶硅(10),在所述虚拟栅极多晶硅(7)外侧设有虚拟栅氧化层(8),在所述栅极多晶硅(10)外侧设有栅氧化层(11);
在所述第一类型沟槽(3)上覆盖有绝缘介质层(12),在所述绝缘介质层(12)上覆盖有源极金属(13),所述源极金属(13)通过绝缘介质层(12)内的通孔分别与虚拟屏蔽栅多晶硅(5)、虚拟栅极多晶硅(7)电连接。
3.根据权利要求1或2所述的一种屏蔽栅功率MOSFET器件,其特征在于:在所述有源区内还包括若干个并联的元胞单元(01),所述元胞单元(01)包括第一导电类型衬底(1)及位于第一导电类型衬底(1)上的第一导电类型外延层(2),在所述第一导电类型外延层(2)的上部设有第二导电类型阱区(15),在所述第二导电类型阱区(15)间设有第二类型沟槽(4),在所述第二类型沟槽(4)内填充有屏蔽栅多晶硅(9)、包裹所述屏蔽栅多晶硅(9)下部的厚氧化层(6)、位于所述屏蔽栅多晶硅(9)上部两侧的栅极多晶硅(10)及位于栅极多晶硅(10)外侧的栅氧化层(11);
在所述第二类型沟槽(4)上覆盖有绝缘介质层(12),在所述绝缘介质层(12)上覆盖有源极金属(13),所述源极金属(13)通过绝缘介质层(12)内的通孔与屏蔽栅多晶硅(5)电连接。
4.根据权利要求3所述的一种屏蔽栅功率MOSFET器件,其特征在于:在所述第二导电类型阱区(15)内的上部设有第一导电类型源极区(16),在所述第一导电类型源极区(16)间设有金属接触孔,所述源极金属(13)填充在所述金属接触孔内,并与所述第一导电类型源极区(16)欧姆接触。
5.根据权利要求3所述的一种屏蔽栅功率MOSFET器件,其特征在于:在所述第一导电类型衬底(1)的下表面设置漏极金属(14),所述漏极金属(14)与第一导电类型衬底(1)欧姆接触。
6.根据权利要求3所述的一种屏蔽栅功率MOSFET器件,其特征在于:在所述虚拟屏蔽栅多晶硅(5)及屏蔽栅多晶硅(9)内侧均设有绝缘氧化层(17),所述厚氧化层(6)的厚度大于绝缘氧化层(17)的厚度,所述绝缘氧化层(17)的厚度大于虚拟栅氧化层(8)、栅氧化层(11)的厚度,所述虚拟栅氧化层(8)和栅氧化层(11)的厚度为200Å~1000 Å;所述厚氧化层(6)的厚度为1000Å~10000 Å。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡新洁能股份有限公司,未经无锡新洁能股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201821288168.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种发光二极管的封装结构
- 下一篇:半导体结构及半导体集成电路结构
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的