[实用新型]全数字高速并行载波同步装置及数字通信接收机有效
申请号: | 201821350810.X | 申请日: | 2018-08-21 |
公开(公告)号: | CN208508963U | 公开(公告)日: | 2019-02-15 |
发明(设计)人: | 朱骏;卢红丽 | 申请(专利权)人: | 华清瑞达(天津)科技有限公司 |
主分类号: | H04L7/027 | 分类号: | H04L7/027;H04L27/00 |
代理公司: | 北京商专永信知识产权代理事务所(普通合伙) 11400 | 代理人: | 方挺;车江华 |
地址: | 300393 天津市西青区*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 输出端 输入端连接 数字混频器 数字控制振荡器 低通滤波器组 载波同步装置 环路滤波器 高速并行 鉴相器 全数字 数字通信接收机 本实用新型 信号输入端 处理器件 混频处理 数字电路 速度受限 有效解决 余弦载波 正弦载波 中频信号 并行 | ||
1.一种全数字高速并行载波同步装置,其特征在于,包括:第一和第二数字混频器组、第一和第二低通滤波器组、鉴相器组、环路滤波器和载波数字控制振荡器;其中,
所述第一数字混频器组和第二数字混频器组的信号输入端分别用于接收m路并行中频信号以进行混频处理;
所述第一数字混频器组和第二数字混频器组的输出端分别与对应的第一低通滤波器组和第二低通滤波器组的输入端连接;
所述第一低通滤波器组和第二低通滤波器组的输出端分别与所述鉴相器组相连接;
所述鉴相器组的输出端与所述环路滤波器的输入端连接,所述环路滤波器的输出端与所述载波数字控制振荡器的输入端连接;
所述载波数字控制振荡器的余弦载波输出端与所述第一数字混频器组的载波输入端连接,所述载波数字控制振荡器的正弦载波输出端与所述第二数字混频器组的载波输入端连接。
2.根据权利要求1所述的装置,其特征在于,所述鉴相器组,包括顺序连接的m个并行鉴相器、m个并行CIC滤波器和均值计算单元,所述m个并行鉴相器的输入端分别与所述第一低通滤波器组和第二低通滤波器组的输出端连接,所述均值计算单元的输出端与所述环路滤波器的输入端连接。
3.根据权利要求1所述的装置,其特征在于,所述载波数字控制振荡器包括:顺序连接的相位累加器和正弦余弦查找表单元,其中,所述相位累加器的输入端与所述环路滤波器所输出端连接,所述正余弦查找表单元的输出端分别与所述第一数字混频器组和第二数字混频器组连接。
4.根据权利要求1所述的装置,其特征在于,在所述第一和第二数字混频器组之前还包括串并转换模块,用于将串行信号转换成m路并行中频信号。
5.根据权利要求1所述的装置,其特征在于,所述环路滤波器采用二阶有源比例积分结构。
6.根据权利要求5所述的装置,其特征在于,所述环路滤波器的比例常数C1和积分常数C2由以下公式确定:
其中ε为阻尼系数,T表示载波数字控制振荡器的频率控制字更新时间周期,Kd为环路增益,为鉴相器组增益Kp与载波数字控制振荡器增益K0的乘积,ωn为环路阻尼振荡频率,计算公式为:
阻尼系数ε取值为0.707,环路滤波器的噪声带宽B取值为码元速率的0.001倍。
7.根据权利要求1所述的装置,其特征在于,
所述第一和第二数字混频器组分别包括m个并列数字混频器;
所述第一和第二低通滤波器组分别包括m个并列低通滤波器。
8.一种数字通信接收机,其特征在于,包括权利要求1-7中任一项所述的全数字高速并行载波同步装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华清瑞达(天津)科技有限公司,未经华清瑞达(天津)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201821350810.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种无人机防御装置
- 下一篇:一种传输全网管网络的设备