[实用新型]一种基于以太网传输的FPGA幸运成像装置有效

专利信息
申请号: 201821515641.0 申请日: 2018-09-17
公开(公告)号: CN209002059U 公开(公告)日: 2019-06-18
发明(设计)人: 李彬华;陈朕;何春;金建辉 申请(专利权)人: 昆明理工大学
主分类号: H04N5/225 分类号: H04N5/225;H04N5/232;H04N7/18
代理公司: 暂无信息 代理人: 暂无信息
地址: 650093 云*** 国省代码: 云南;53
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 本实用新型 以太网芯片 以太网传输 成像装置 上位机 图像处理技术 成像技术 电子系统 内存设备 实时性好 速度提升 太网 传输 通信
【权利要求书】:

1.一种基于以太网传输的FPGA幸运成像装置,其特征在于:包括上位机、FPGA芯片、以太网芯片、DDR3芯片、VGA接口、VGA显示器;

所述上位机与以太网芯片连接,以太网芯片通过FPGA芯片中的FIFO模块与DDR3芯片连接,FPGA芯片通过VGA接口与VGA显示器连接;

所述上位机用于通过千兆以太网的UDP协议发送图像到以太网芯片;

所述以太网芯片用于接收上位机传送过来的图像数据后将数据通过FPGA芯片中的FIFO模块传给DDR3芯片;

所述DDR3芯片用于存储图像数据;

所述FPGA芯片用于读取DDR3芯片内的图像数据进行幸运成像处理,得到高分辨率图像通过VGA接口发送给VGA显示器进行显示,且通过以太网芯片回传给上位机。

2.根据权利要求1所述的基于以太网传输的FPGA幸运成像装置,其特征在于:所述上位机采用有千兆以太网收发功能的PC或者具有以太网接口的相机。

3.根据权利要求1所述的基于以太网传输的FPGA幸运成像装置,其特征在于:所述FPGA芯片采用XC6SLX16,以太网芯片由以太网接收芯片和发送芯片组成,均采用RTL8211EG以太网PHY芯片,DDR3芯片采用MT41J64M16LA-187E。

4.根据权利要求3所述的基于以太网传输的FPGA幸运成像装置,其特征在于:所述FPGA芯片XC6SLX16的Bank0(U1B)与以太网芯片RTL8211EG连接;所述FPGA芯片XC6SLX16的Bank3(U1D)与DDR3芯片MT41J64M16LA-187E连接;所述FPGA芯片XC6SLX16的Bank0(U1A)与VGA接口(J23)连接;FPGA芯片XC6SLX16的Bank1(U1B)与VGA接口(J23)连接。

5.根据权利要求3所述的基于以太网传输的FPGA幸运成像装置,其特征在于:所述FPGA芯片XC6SLX16的Bank0(U1B)的脚K17、J18、J16、H18、H17、L16、L15、K16、K15、L13、L12、K14、J13、G18、G16、H16、H15、H14、H13、F18、F17、K13、K12、E18、E16、G13、H12、D18、D17、G14分别接上以太网芯片RTL8211EG上的脚E_TXEN、E_TXER、E_RESET、CMOS_PCLK、CMOS_XCLK、E_TXC、E_TXD7、E_TXD6、E_TXD5、E_TXD4、E_TXD3、E_TXD2、E_TXD1、E_TXD0、E_RXDV、E_RXER、E_RXD7、E_RXD6、E_RXD5、E_RXD4、E_RXD3、E_RXD2、E_RXD1、E_RXD0、E_COL、E_CRS、E_MDC、E_MDIO。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆明理工大学,未经昆明理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201821515641.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top