[实用新型]拓扑结构电路有效
申请号: | 201821674797.3 | 申请日: | 2018-10-16 |
公开(公告)号: | CN209328488U | 公开(公告)日: | 2019-08-30 |
发明(设计)人: | 吴能友;何昆鹏;吴振志;吴涵渠 | 申请(专利权)人: | 深圳市奥拓电子股份有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518000 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阻抗匹配 模组 阻抗匹配组件 信号源端 负载端 拓扑结构电路 阻抗匹配器件 一端连接 电连接 时钟信号波形 本实用新型 完整性问题 改善信号 驱动芯片 时钟信号 刷新率 升高 | ||
1.一种拓扑结构电路,应用于LED显示屏的驱动电路中,其特征在于,包括:
信号源端,用于提供时钟信号;
负载端,包括多个驱动芯片;及
阻抗匹配组件,所述信号源端通过所述阻抗匹配组件连接于所述负载端,所述阻抗匹配组件包括第一阻抗匹配模组和第二阻抗匹配模组,所述第一阻抗匹配模组一端电连接于所述信号源端,另一端电连接于所述第二阻抗匹配模组,所述第二阻抗匹配模组的一端连接于所述第一阻抗匹配模组,另一端连接于所述负载端,所述第二阻抗匹配模组包括至少一个阻抗匹配器件。
2.根据权利要求1所述的拓扑结构电路,其特征在于,所述第二阻抗匹配模组包括两个阻抗匹配器件,两个所述阻抗匹配器件之间并联,再与所述第一阻抗匹配模组串联,且两个所述阻抗匹配器件的远离所述第一阻抗匹配模组的一端连接于所述负载端。
3.根据权利要求2所述的拓扑结构电路,其特征在于,所述第一阻抗匹配模组连接于两个所述阻抗匹配器件的公共连接点,两个所述阻抗匹配器件与所述第一阻抗匹配模组形成T形拓扑结构。
4.根据权利要求3所述的拓扑结构电路,其特征在于,两个所述阻抗匹配器件靠近公共连接点设置。
5.根据权利要求2所述的拓扑结构电路,其特征在于,所述负载端设置有多个,每个所述阻抗匹配器件连接于不同的负载端。
6.根据权利要求2或3所述的拓扑结构电路,其特征在于,所述阻抗匹配器件为匹配电阻或者磁珠。
7.根据权利要求1所述的拓扑结构电路,其特征在于,所述信号源端为74hc245芯片。
8.根据权利要求1所述的拓扑结构电路,其特征在于,所述第一阻抗匹配模组为一匹配电阻或磁珠。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市奥拓电子股份有限公司,未经深圳市奥拓电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201821674797.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:显示装置
- 下一篇:带坏点检测的LED显示模组、显示屏及显示系统