[实用新型]处理板卡有效
申请号: | 201821779196.9 | 申请日: | 2018-10-30 |
公开(公告)号: | CN208766660U | 公开(公告)日: | 2019-04-19 |
发明(设计)人: | 严寒;梁喆;侯丽丽 | 申请(专利权)人: | 北京旷视科技有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F13/40 |
代理公司: | 北京超凡志成知识产权代理事务所(普通合伙) 11371 | 代理人: | 王术兰 |
地址: | 100000 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 编解码芯片 交换机 处理板卡 主机 主板 解码 传输数据 电子设备 交互数据 数据比较 数据交互 主机连接 高带宽 带宽 芯片 传输 压缩 申请 | ||
本申请实施例提供了一种处理板卡,涉及电子设备技术领域。该处理板卡包括:主板、交换机、FPGA、编解码芯片和PCIE接口。交换机分别与主机、编解码芯片和PCIE接口连接;FPGA和编解码芯片连接;PCIE接口与主机连接;交换机、FPGA、编解码芯片和PCIE接口均安装在主板上。由于在主板上设计了编解码芯片,且编解码芯片通过分别交换机和FPGA连接,这样在处理板卡与主机交互时,交换机传输数据的可以由该编解码芯片进行解码后由FPGA处理或者编码后再传输给主机,使得交换机与主机之间交互数据可以是压缩后数据比较小的数据,所以其虽然增加了芯片,但降低交换机与主机之间数据交互所需带宽,也使得其较于现有技术中的高带宽从整体上降低了成本。
技术领域
本申请涉及电子设备技术领域,具体而言,涉及一种处理板卡。
背景技术
目前,在处理板卡对数据的处理过程中会涉及到和主机之间进行大量的数据传输,使得处理板卡和主机之间需要比较大的带宽才能够满足大量的数据传输,但采用大的带宽却会导致处理板卡的成本激增。
实用新型内容
本申请在于提供一种处理板卡,以有效的降低带宽,降低成本。
为了实现上述目的,本申请的实施例通过如下方式实现:
第一方面,本申请实施例提供了一种处理板卡,所述处理板卡包括:主板、交换机、FPGA、编解码芯片和PCIE接口。
所述交换机分别与主机、所述编解码芯片和所述PCIE接口连接。
所述FPGA和所述编解码芯片连接。
所述PCIE接口与所述主机连接。
所述交换机、所述FPGA、所述编解码芯片和所述PCIE接口均安装在所述主板上。
结合第一方面,在一些可能的实现方式中,
所述编解码芯片通过HDMI接口与所述FPGA连接。
结合第一方面,在一些可能的实现方式中,
所述编解码芯片通过USB接口、I2C接口、UART接口和/或SPI接口与所述FPGA连接。
结合第一方面,在一些可能的实现方式中,
所述交换机的第一网口用于与所述主机连接,所述交换机的第二网口与所述编解码芯片的第一数据传输端口连接,以及所述交换机的第三网口与所述PCIE接口连接。
结合第一方面,在一些可能的实现方式中,
所述交换机的第四网口与所述FPGA的第一数据传输端口连接。
结合第一方面,在一些可能的实现方式中,所述处理板卡还包括:网络接口;
所述交换机的第一网口与所述网络接口的第一接口连接,所述网络接口的第二接口用于与所述主机连接。
结合第一方面,在一些可能的实现方式中,所述PCIE接口包括:PCIE芯片和PCIE接口电路。
所述PCIE芯片的第一端口与所述交换机的第三网口连接,所述PCIE芯片的第二端口与所述PCIE接口电路的第一接口连接,所述PCIE接口电路的第二接口用于与所述主机连接。
结合第一方面,在一些可能的实现方式中,所述处理板卡还包括:M个内存,M为大于1的整数,
所述M个内存中的N个内存与所述FPGA连接,所述M个内存中的M-N个内存与所述编解码芯片连接,N为不大于M的正整数。
结合第一方面,在一些可能的实现方式中,
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京旷视科技有限公司,未经北京旷视科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201821779196.9/2.html,转载请声明来源钻瓜专利网。