[实用新型]一种含有分数阶电容的三次非线性磁控忆阻电路有效
申请号: | 201822042870.1 | 申请日: | 2018-12-06 |
公开(公告)号: | CN209149304U | 公开(公告)日: | 2019-07-23 |
发明(设计)人: | 杨宁宁;吴朝俊;徐诚;贾嵘;黄寅峰;贾文慧;李佳鑫 | 申请(专利权)人: | 西安理工大学 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 西安弘理专利事务所 61214 | 代理人: | 涂秀清 |
地址: | 710048*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 运算放大器 乘法器 输出端 三次非线性 负输入端 电路 电容 分数阶 磁控 电阻 放大器 输入端连接 正输入端 接地 与运算 本实用新型 输出端连接 输出端相连 正弦电压源 数值仿真 反相器 输入端 忆阻器 | ||
本实用新型公开了一种含有分数阶电容的三次非线性磁控忆阻电路,包括运算放大器O1,运算放大器O1的负输入端连接有电阻R0,电阻R0的的另一端接地,运算放大器O1的正输入端直接与输出端相连,运算放大器O1的输出端还通过电阻R1与运算放大器O2的负输入端连接,运算放大器O2的负输入端与运算放大器O2的输出端通过分数阶电容Cq连接,运算放大器O2的正输入端接地,运算放大器O2的输出端与乘法器M1的两个输入端分别连接,乘法器M1的输出端与乘法器M2的一个输入端连接,乘法器M2的另一个输入端连接外加正弦电压源,所述乘法器M2的输出端连接有反相器,提供了一种可以进行数值仿真和电路仿真的的三次非线性磁控忆阻器电路。
技术领域
本实用新型属于分数阶磁控忆阻器电路技术领域,具体涉及一种含有分数阶电容的三次非线性磁控忆阻电路。
背景技术
忆阻器是一种表示磁通与电荷关系的电路器件,具有电阻的量纲,但和电阻不同的是,忆阻的阻值是由流经它的电荷确定,有记忆电荷的作用。2008年,惠普公司的研究人员首次做出纳米忆阻器件,掀起忆阻研究热潮。纳米忆阻器件的出现,有望实现非易失性随机存储器。并且,基于忆阻的随机存储器的集成度,功耗,读写速度都要比传统的随机存储器优越。此外,忆阻是硬件实现人工神经网络突触的最好方式。由于忆阻的非线性性质,可以产生混沌电路,从而在保密通信中也有很多应用。
分数阶微积分,作为整数阶微积分的扩展,能够更好的反映和描述实际的物体。通过将模型推广到分数阶,可以得到新的分数阶模型,获得更丰富的动力学行为和混沌行为。
实用新型内容
本实用新型的目的是提供一种含有分数阶电容的三次非线性磁控忆阻电路,提供了一种可以进行数值仿真和电路仿真的的三次非线性磁控忆阻器电路。
本实用新型所采用的技术方案是,一种含有分数阶电容的三次非线性磁控忆阻电路,包括运算放大器O1,运算放大器O1的负输入端连接电阻R0的一端并共同连接外加正弦电压源,电阻R0的的另一端接地,运算放大器O1的正输入端直接与输出端相连,运算放大器O1的输出端还通过电阻R1与运算放大器O2的负输入端连接,运算放大器O2的负输入端与运算放大器O2的输出端通过分数阶电容Cq连接,运算放大器O2的正输入端接地,运算放大器O2的输出端与乘法器M1的两个输入端分别连接,乘法器M1的输出端与乘法器M2的一个输入端连接,乘法器M2的另一个输入端连接外加正弦电压源,所述乘法器M2的输出端连接有反相器,分数阶电容Cq包括一个电阻Rin,所述电阻Rin串联多个RC等效电路。
本实用新型的特点还在于:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安理工大学,未经西安理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201822042870.1/2.html,转载请声明来源钻瓜专利网。