[实用新型]一种八输出降频器电路有效
申请号: | 201822048011.3 | 申请日: | 2018-12-07 |
公开(公告)号: | CN209419722U | 公开(公告)日: | 2019-09-20 |
发明(设计)人: | 叶远龙 | 申请(专利权)人: | 珠海市普斯赛特科技有限公司 |
主分类号: | H04N5/44 | 分类号: | H04N5/44;H04N5/50;H04N7/20 |
代理公司: | 广州嘉权专利商标事务所有限公司 44205 | 代理人: | 陈慧华 |
地址: | 519060 广东省珠*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 锁相环芯片 放大模块 混频模块 降频器 本实用新型 垂直信号 水平信号 电路 第二供电模块 第一供电模块 高低温环境 信号输出端 信号源模块 传统使用 时钟模块 输出 和运算 中频率 倍频 鉴相 滤波 震荡 | ||
1.一种八输出降频器电路,包括信号源模块(1)、与水平极化探针(61)连接的水平信号放大模块(2)、与垂直极化探针(62)连接的垂直信号放大模块(3)、第一混频模块(4)和第二混频模块(5),水平信号放大模块(2)的输出端分别与第一混频模块(4)连接和第二混频模块(5)连接,垂直信号放大模块(3)的输出端分别与第一混频模块(4)和第二混频模块(5)连接,水平信号放大模块(2)的信号端和垂直信号放大模块(3)的信号端分别与信号源模块(1)连接,其特征在于:第一混频模块(4)包括第一锁相环芯片,第二混频模块(5)包括第二锁相环芯片,水平信号放大模块(2)分别与第一锁相环芯片和第二锁相环芯片连接,垂直信号放大模块(3)分别与第一锁相环芯片和第二锁相环芯片连接,第一锁相环芯片连接有第一至第四信号输出端,第二锁相环芯片连接有第五至第八信号输出端,第一锁相环芯片和第二锁相环芯片分别对应连接有第一供电模块和第二供电模块,第一锁相环芯片和第二锁相环芯片分别与时钟模块连接。
2.如权利要求1所述的八输出降频器电路,其特征在于:所述时钟模块包括晶振SMD1,晶振SMD1分别与第一锁相环芯片连接和第二锁相环芯片连接。
3.如权利要求1所述的八输出降频器电路,其特征在于:所述时钟模块包括晶振SMD1和晶振SMD2,晶振SMD2与第一锁相环芯片连接,晶振SMD1与第二锁相环芯片连接。
4.如权利要求1所述的八输出降频器电路,其特征在于:所述第一锁相环芯片和所述第二锁相环芯片均采用型号为RDA3569EM的芯片。
5.如权利要求1所述的八输出降频器电路,其特征在于:所述水平信号放大模块(2)包括依次连接的第一级水平放大电路(21)、第二级水平放大电路(22)和第三级水平放大电路(23),第一级水平放大电路(21)和第二级水平放大电路(22)还分别与信号源模块(1)连接,第三级水平放大电路(23)的输出端分别通过第一抑制滤波器(24)和第二抑制滤波器(25)与第一锁相环芯片和第二锁相环芯片对应连接。
6.如权利要求1所述的八输出降频器电路,其特征在于:所述垂直信号放大模块(3)包括依次连接的第一级垂直放大电路(31)、第二级垂直放大电路(32)和第三级垂直放大电路(33),第一级垂直放大电路(31)和第二级垂直放大电路(32)还分别与信号源模块(1)连接,第三级垂直放大电路(33)的输出端分别通过第三抑制滤波器(34)和第四抑制滤波器(35)与第一锁相环芯片和第二锁相环芯片对应连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海市普斯赛特科技有限公司,未经珠海市普斯赛特科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201822048011.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种共源分组输出拼接处理器
- 下一篇:机顶盒的供电指示单元