[发明专利]驱动电路、矩阵基板以及显示装置有效
申请号: | 201880013188.X | 申请日: | 2018-02-16 |
公开(公告)号: | CN110326037B | 公开(公告)日: | 2021-08-03 |
发明(设计)人: | 吉田昌弘 | 申请(专利权)人: | 夏普株式会社 |
主分类号: | G09F9/30 | 分类号: | G09F9/30;G02F1/133;G02F1/1345;H01L21/3205;H01L21/768;H01L23/522;H01L29/786 |
代理公司: | 北京市隆安律师事务所 11323 | 代理人: | 权鲜枝;刘宁军 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 驱动 电路 矩阵 以及 显示装置 | ||
实现将单位电路之间连接的第1种配线的配设自由度高的驱动电路。并联连接的晶体管(Tr6.1、Tr6.2)的电极和将该电极间连接的连结线由栅极层和源极层形成。第1中继配线(66)和第2中继配线(67)由追加配线层形成,与1个该晶体管(Tr6.1)重叠。初始化配线(68)由追加配线层形成,与连结线重叠。
技术领域
本发明涉及驱动电路,特别涉及单片地形成有驱动电路的矩阵 基板、使用了该矩阵基板的显示装置。
背景技术
近年来,在中小型的显示装置中,为了低成本化,已采用将扫 描线驱动电路(GateDriver)单片(Monolithic)地形成于矩阵基板 的栅极驱动器单片(Gate DriverMonolithic,GDM)技术。例如,在 专利文献1~3中公开了使用具备(i)配设有像素晶体管的显示区域 和(ii)配设有用于驱动像素晶体管的扫描线驱动电路和源极驱动电 路的周边区域的有源矩阵基板的显示装置。
而且,在中小型的显示装置中,高清晰化也正在发展。因此, 构成扫描线驱动电路的单位电路的纵向宽度(数据信号线延伸的方 向的宽度)与像素间距一起变窄。另外,窄边框化也正在发展,因 此,也难以将形成扫描线驱动电路的区域的横向宽度(扫描线延伸 的方向的宽度)扩大。因此,已要求扫描线驱动电路的小面积化。 为了构成扫描线驱动电路的单位电路的小面积化,专利文献1公开了 如下构成:将单位电路所包含的晶体管与干配线之间连接的支配线 无需使支配线绕开不进行连接的晶体管。另外,专利文献2公开了单 位电路的3个配线能在同一区域内相互重叠的构成。
另外,随着高清晰化,来自扫描线驱动电路的引出配线的微小 化也正在发展。因此,引出配线的机械强度下降,容易断裂。专利 文献3公开了为了防止引出配线的断裂而防止应力集中于引出配线 的构成。
专利文献1:日本再公告专利“国际公开编号WO2011/030590号 公报(2011年3月17日国际公开)”
专利文献2:日本公开专利公报“特开2002-40962号公报(2002 年2月8日公开)”
专利文献3:日本公开专利公报“特开2000-56319号公报(2000 年2月25日公开)”
发明内容
然而,在上述这样的扫描线驱动电路中存在将单位电路之间连 接的中继配线和初始化配线等配线的配设自由度低的问题。这是因 为,这种配线必须绕开不进行连接的电路元件。
本发明是鉴于上述的问题而完成的,其目的在于,实现将单位 电路之间连接的第1种配线(中继配线和初始化配线等)的配设自由 度高的驱动电路。
为了上述的问题,本发明的一方式的驱动电路构成为,具备: 多个单位电路,其用于分别驱动多个输出线;以及第1种配线,其由 第1导电层形成,用于将上述单位电路之间连接,至少1个上述单位 电路具备电路元件组,上述电路元件组包含具有由(i)与上述第1导电层不同的第2导电层或(ii)与上述第1导电层和上述第2导电层 不同的第3导电层形成的电极的单个电路元件,或者,包含(i)并联 连接的多个上述电路元件和(ii)由上述第2导电层或上述第3导电层 形成的第2种配线,上述第2种配线用于将该电路元件组所包含的上述电路元件的电极连接到该电路元件组所包含的别的上述电路元件 的电极,至少1个上述电路元件组在俯视时与至少1个上述第1种配线 重叠或者接触。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于夏普株式会社,未经夏普株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880013188.X/2.html,转载请声明来源钻瓜专利网。