[发明专利]具有应用程序感知纠错码的非易失性存储系统在审
申请号: | 201880015044.8 | 申请日: | 2018-02-28 |
公开(公告)号: | CN110352408A | 公开(公告)日: | 2019-10-18 |
发明(设计)人: | P·梅赫拉;X·张 | 申请(专利权)人: | 西部数据技术公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 魏利娜 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 应用程序 字段 感知 存储器系统 解码 非易失性存储系统 解码器复杂性 固态驱动器 数据库模式 吞吐量提升 查询 乘积码 纠错码 可用 分析 记录 | ||
1.一种存储器系统,包括:
控制器(852,882,952,2001);和
存储器封装件(854,884,956,2007),所述存储器封装件连接到所述控制器,所述存储器封装件包括:
纠错引擎(862,894,970,2003),所述纠错引擎被配置为将包括多个数据字段的用户数据集形成为码字,所述码字包括所述用户数据集和由所述纠错引擎生成的对应的奇偶校验,并且响应于对所述码字的所述数据字段中的一个数据字段的请求,被配置为对所述请求的数据字段进行解码并提供所述请求的数据字段而不提供所述码字的其他数据字段;
一个或多个非易失性存储器管芯(904,972,2005),和
一个或多个控制电路(310,2010),所述一个或多个控制电路连接到所述纠错引擎和所述一个或多个存储器管芯,所述一个或多个控制电路被配置为将所述码字编程到所述存储器管芯中并且从所述存储器管芯中读取所述码字。
2.根据权利要求1所述的存储器系统,其中所述纠错引擎进一步被配置为将所述码字形成为多个子码,所述子码中的每个子码包括所述数据字段和所述对应的奇偶校验中的一者的至少一部分。
3.根据权利要求2所述的存储器系统,所述码字还包括一个或多个附加的奇偶校验,所述附加的奇偶校验中的每个奇偶校验对应于多个子码,并且响应于所述纠错引擎不能成功地对所述请求的数据字段的所述子码进行解码,所述纠错引擎进一步被配置为使用所述附加的奇偶校验对所述请求的数据字段的所述子码进行解码。
4.根据权利要求3所述的存储器系统,其中所述纠错引擎进一步被配置为使用所述附加的奇偶校验对所述请求的数据字段的所述子码进行解码。
5.根据权利要求2所述的存储器系统,所述存储器封装件还包括:
计算引擎,所述计算引擎连接到所述纠错引擎并且被配置为对所述请求的数据字段的解码的子码执行数据操纵操作,其中所述用户数据集是数据库的一部分,并且所述数据操纵操作基于所述数据库的结构。
6.根据权利要求5所述的存储器系统,其中所述纠错引擎进一步被配置为基于对所述解码的子码的所述数据操纵操作而对附加的数据字段的所述子码进行解码。
7.根据权利要求1所述的存储器系统,其中所述用户数据集包括在逻辑上组织成行和列的阵列的多个数据字段,并且所述纠错引擎进一步被配置为将所述行和所述列两者形成为码字,所述码字各自具有单独形成的奇偶校验。
8.根据权利要求7所述的存储器系统,其中响应于对所述数据字段中的一个数据字段的请求,所述一个或多个控制电路被配置为从对应于所述请求的数据字段的所述一个或多个存储器管芯读取码字,并且所述纠错引擎进一步被配置为从行码字或列码字解码所述请求的数据字段。
9.根据权利要求8所述的存储器系统,其中响应于不能从对应的行码字或对应的列码字中的一者解码所述请求的数据字段,所述纠错引擎进一步被配置为使用所述对应的行码字和所述对应的列码字两者来解码所述请求的数据字段。
10.根据权利要求7所述的存储器系统,所述存储器封装件还包括:
计算引擎,所述计算引擎连接到所述纠错引擎并且被配置为对所述解码的请求的数据字段执行数据操纵操作,其中所述用户数据集是数据库的一部分,所述数据操纵基于所述数据库的结构。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西部数据技术公司,未经西部数据技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880015044.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:纠错码存储器
- 下一篇:信息处理程序、信息处理装置以及调试系统