[发明专利]显示单元、显示装置及电子设备有效
申请号: | 201880024899.7 | 申请日: | 2018-04-16 |
公开(公告)号: | CN110832573B | 公开(公告)日: | 2023-07-18 |
发明(设计)人: | 黑川义元;高桥圭;吉住健辅;山崎舜平 | 申请(专利权)人: | 株式会社半导体能源研究所 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G02F1/133;G09G3/36 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 宋俊寅 |
地址: | 日本神*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示 单元 显示装置 电子设备 | ||
1.一种显示单元,包括:
像素阵列;
源极驱动器;以及
栅极驱动器,
其中,所述像素阵列包括m×n个(m、n为2以上的整数)像素、m个源极线及n个栅极线,
其中,所述源极驱动器包括第一逻辑电路部及第一选择器群,其中,所述栅极驱动器包括第二逻辑电路部及第二选择器群,其中,所述源极驱动器将信号输出到所述m个源极线,其中,所述栅极驱动器将信号输出到所述n个栅极线,
其中,所述显示单元被输入包括i×j个像素(i、j为2以上的整数)的信息量的图像数据,
其中,在i<m的情况下,所述第一选择器群将所述第一逻辑电路部所输出的信号之一输出到多个所述源极线,
其中,在j<n的情况下,所述第二选择器群将所述第二逻辑电路部所输出的信号之一输出到多个所述栅极线,
其中,在i<m的情况下,所述第一逻辑电路部以比i=m的情况低的电源电压工作,并且
其中,在j<n的情况下,所述第二逻辑电路部以比j=n的情况低的电源电压工作。
2.一种显示单元,包括:
像素阵列;
源极驱动器;以及
栅极驱动器,
其中,所述像素阵列包括m×n个(m、n为2以上的整数)像素、m个源极线及n个栅极线,
其中,所述源极驱动器包括第一逻辑电路部及第一选择器群,其中,所述栅极驱动器包括第二逻辑电路部及第二选择器群,
其中,所述源极驱动器将信号输出到所述m个源极线,
其中,所述栅极驱动器将信号输出到所述n个栅极线,
其中,所述显示单元被输入包括i×j个像素(i、j为2以上的整数)的信息量的图像数据,
其中,在i<m的情况下,所述第一选择器群将所述第一逻辑电路部所输出的信号之一输出到多个所述源极线,
其中,在j<n的情况下,所述第二选择器群将所述第二逻辑电路部所输出的信号之一输出到多个所述栅极线,
其中,在i<m的情况下,所述第一逻辑电路部以比i=m的情况低的工作频率工作,并且
其中,在j<n的情况下,所述第二逻辑电路部以比j=n的情况低的工作频率工作。
3.根据权利要求2所述的显示单元,
其中,在i<m的情况下,所述第一逻辑电路部以比i=m的情况低的电源电压工作,并且
其中,在j<n的情况下,所述第二逻辑电路部以比j=n的情况低的电源电压工作。
4.根据权利要求1或2所述的显示单元,
其中,所述源极驱动器包括第一电平转换部,
其中,所述栅极驱动器包括第二电平转换部,
其中,所述第一电平转换部包括第一至第k电平转换器群(k为2以上的整数),
其中,所述第二电平转换部包括第k+1至第l电平转换器群(l为k+2以上的整数),
其中,在i<m的情况下,所述第一电平转换部使用所述第一至第k电平转换器群中的与i=m的情况不同的所述电平转换器群或与i=m的情况不同的组合的所述电平转换器群工作,并且
其中,在j<n的情况下,所述第二电平转换部使用所述第k+1至第l电平转换器群中的与j=n的情况不同的所述电平转换器群或与j=n的情况不同的组合的所述电平转换器群工作。
5.根据权利要求1或2所述的显示单元,
其中,所述显示单元被输入能够显示的图像数据,
假设所述图像数据的最高帧频为f,
所述显示单元被输入帧频g的图像数据,并且
其中,在g<f的情况下,所述第一逻辑电路部及所述第二逻辑电路部以比g=f的情况低的工作频率工作。
6.根据权利要求5所述的显示单元,
其中,在g<f的情况下,所述第一逻辑电路部及所述第二逻辑电路部以比g=f的情况低的电源电压工作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社半导体能源研究所,未经株式会社半导体能源研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880024899.7/1.html,转载请声明来源钻瓜专利网。