[发明专利]构造具有用于速率兼容的QC-LDPC编码的行正交性的奇偶校验矩阵在审
申请号: | 201880030726.6 | 申请日: | 2018-05-10 |
公开(公告)号: | CN110622425A | 公开(公告)日: | 2019-12-27 |
发明(设计)人: | T·理查森 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 72002 永新专利商标代理有限公司 | 代理人: | 张海燕 |
地址: | 美国加*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 奇偶校验矩阵 正交性 解码 变量节点 准循环低密度奇偶校验 低密度奇偶校验 方法和装置 奇偶校验 速率匹配 第一层 连续行 关联 | ||
1.一种用于执行低密度奇偶校验(LDPC)解码的方法,所述方法包括:
接收与LDPC码字相关联的软位;以及
使用奇偶校验矩阵来执行对所述软位的LDPC解码,其中:
所述奇偶校验矩阵的每一行对应于被提升的LDPC码的被提升的奇偶校验,
所述奇偶校验矩阵的至少两列对应于所述被提升的LDPC码的被删余的变量节点,以及
所述奇偶校验矩阵在至少两个被删余的变量节点都连接到的行的下面的每对连续行之间具有行正交性。
2.根据权利要求1所述的方法,其中,在每一对连续行中,所述两个被删余的变量节点交替连接到后续行。
3.根据权利要求1所述的方法,其中,所述奇偶校验矩阵的所有连续行的对中的至少1/2的连续行的对具有行正交性。
4.根据权利要求3所述的方法,其中,所有连续行的对中的1/2的连续行的对包括所述奇偶校验矩阵的所有行的后1/2的行,并且其中,所述奇偶校验矩阵的所有行的所述后1/2的行对应于与所述LDPC码字的混合自动重传请求(HARQ)信息相关联的行。
5.根据权利要求1所述的方法,其中,所述奇偶校验矩阵包括:
前N行的核心部分;以及
在所述前N行之后的混合自动重传请求(HARQ)行。
6.根据权利要求5所述的方法,其中:
对于所述至少两个被删余的变量节点都连接到的所述行下面的每一行,没有列在两个连续行中具有非空条目。
7.一种用于无线通信的装置,包括:
处理器,其被配置为:
使所述装置接收与低密度奇偶校验(LDPC)码字相关联的软位;以及
使用奇偶校验矩阵来执行对所述软位的LDPC解码,其中:
所述奇偶校验矩阵的每一行对应于被提升的LDPC码的被提升的奇偶校验,
所述奇偶校验矩阵的至少两列对应于所述被提升的LDPC码的被删余的变量节点,以及
所述奇偶校验矩阵在至少两个被删余的变量节点都连接到的行的下面的每对连续行之间具有行正交性;以及
存储器,其与所述处理器耦合。
8.根据权利要求7所述的装置,其中,在每一对连续行中,所述两个被删余的变量节点交替连接到后续行。
9.根据权利要求7所述的装置,其中,所述奇偶校验矩阵的所有连续行的对中的至少1/2的连续行的对具有行正交性。
10.根据权利要求9所述的装置,其中,所有连续行的对中的1/2的连续行的对包括所述奇偶校验矩阵的所有行的后1/2的行,并且其中,所述奇偶校验矩阵的所有行的所述后1/2的行对应于与所述LDPC码字的混合自动重传请求(HARQ)信息相关联的行。
11.根据权利要求7所述的装置,其中,所述奇偶校验矩阵包括:
前N行的核心部分;以及
在所述前N行之后的混合自动重传请求(HARQ)行。
12.根据权利要求11所述的装置,其中:
对于至少两个被删余的变量节点都连接到的所述行下面的每一行,没有列在两个连续行中具有非空条目。
13.一种用于执行低密度奇偶校验(LDPC)解码的装置,所述装置包括:
用于接收与LDPC码字相关联的软位的单元;以及
用于使用奇偶校验矩阵来执行对所述软位的LDPC解码的单元,其中:
所述奇偶校验矩阵的每一行对应于被提升的LDPC码的被提升的奇偶校验,
所述奇偶校验矩阵的至少两列对应于所述被提升的LDPC码的被删余的变量节点,以及
所述奇偶校验矩阵在至少两个被删余的变量节点都连接到的行的下面的每对连续行之间具有行正交性。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880030726.6/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类