[发明专利]命令信号时钟门控有效
申请号: | 201880040447.8 | 申请日: | 2018-04-24 |
公开(公告)号: | CN110770832B | 公开(公告)日: | 2023-09-05 |
发明(设计)人: | P·加加帕蒂 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22;G11C7/10;G06F1/10 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 命令 信号 时钟 门控 | ||
1.一种半导体装置,其包括:
时钟门控树,其包括第一时钟门控级及第二时钟门控级,其中所述第一时钟门控级经配置以接收激活检测信号且响应于所述激活检测信号而激活所述第二时钟门控级中的计时事件,其中在缺乏所述激活检测信号的情况下不激活所述计时事件,且其中所述第一时钟门控级经配置以输出仅一个信号以激活所述第二时钟门控级中的计时事件。
2.根据权利要求1所述的半导体装置,其中所述第一时钟门控级包括触发器且所述第二时钟门控级包括多个触发器。
3.根据权利要求2所述的半导体装置,其中响应于接收到所述激活检测信号,所述第一时钟门控级中的所述触发器基于时钟信号锁存所述激活检测信号且输出时钟启用信号以激活所述多个触发器的计时。
4.根据权利要求2所述的半导体装置,其中所述多个触发器包括经配置以响应于经激活的所述计时事件而锁存命令/地址信号的十四个触发器。
5.根据权利要求4所述的半导体装置,其包括经配置以基于所述命令/地址信号的类型来确定所述激活检测信号的逻辑。
6.根据权利要求1所述的半导体装置,其中所述半导体装置包括命令解码器,且其中所述命令解码器包括所述时钟门控树。
7.根据权利要求1所述的半导体装置,其中所述半导体装置包括双数据速率五型同步动态随机存取存储器DDR5 SDRAM装置。
8.一种半导体装置,其包括:
同步数字电路,其经配置以接收命令地址信号,其中所述同步数字电路包括时钟门控树,其包括:
第一时钟门控级,其包括经配置以基于时钟信号锁存的第一触发器,其中所述第一时钟门控级经配置以输出仅一个信号;及
第二时钟门控级,其包括多个第二触发器,其中所述多个第二触发器经配置以响应于接收所述一个信号而被锁存,其中所述一个信号是由所述第一触发器基于所述时钟信号而锁存的激活检测信号。
9.根据权利要求8所述的半导体装置,其包括耦合到所述第一时钟门控级且经配置以将所述激活检测信号提供到所述第一触发器的输入的逻辑。
10.根据权利要求9所述的半导体装置,其中所述逻辑基于从所述半导体装置外部的装置接收的命令地址信号提供所述激活检测信号。
11.根据权利要求8所述的半导体装置,其中所述多个第二触发器包括经配置以响应于由所述第一触发器锁存的所述激活检测信号而锁存所述命令地址信号的十四个触发器。
12.根据权利要求8所述的半导体装置,其中所述命令地址信号包括:
命令部分,其在所述时钟信号的第一时钟循环时传送;及
地址部分,其在所述时钟信号的第二时钟循环时传送。
13.根据权利要求8所述的半导体装置,其中所述多个第二触发器不在所述时钟信号的每一时钟循环时计时。
14.根据权利要求8所述的半导体装置,其中响应于所述激活检测信号,所述多个第二触发器经配置以被计时以将所述命令地址信号锁存到一或多个存储器库的一或多个库控制块。
15.根据权利要求8所述的半导体装置,其中所述半导体装置是同步动态随机存取存储器SDRAM装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880040447.8/1.html,转载请声明来源钻瓜专利网。