[发明专利]用于锁相环路中精细控制相位/频率偏移的方法和电路在审

专利信息
申请号: 201880089030.0 申请日: 2018-12-12
公开(公告)号: CN112042125A 公开(公告)日: 2020-12-04
发明(设计)人: 艾伦·C·罗杰斯;拉古亨·巴格万 申请(专利权)人: 模拟比特公司
主分类号: H03L7/18 分类号: H03L7/18;H03L7/089;H03L7/087
代理公司: 北京律诚同业知识产权代理有限公司 11006 代理人: 徐金国;吴启超
地址: 美国加利*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 用于 环路 精细 控制 相位 频率 偏移 方法 电路
【说明书】:

实现方式提供了一种锁相环路(PLL)装置,包括:相位和频率检测器(PFD)与电荷泵(CP)部分;低通滤波器;压控振荡器(VCO),所述VCO由所述低通滤波器驱动以生成VCO时钟信号;多个分频器,被配置来接收所述VCO时钟信号并分阶段对所述VCO时钟信号进行分频以生成一系列静态分频的VCO时钟信号和动态分频的VCO时钟信号;反馈部分,所述反馈部分包括:第一组件,被配置来接收所述动态分频的VCO时钟信号并生成指示器信号;以及第二组件,被配置来根据所述指示器信号进行多路复用以生成用于所述PFD与CP部分的反馈时钟信号集;以及主相位/频率控制引擎,被配置来断言对至少一个分频器的分频控制和对多路复用网络的多路复用控制。

技术领域

本公开总体上涉及锁相环路(PLL)装置,并且更具体地,涉及动态分频器PLL装置。

背景技术

PLL装置通常分成两类:静态分频器PLL和动态分频器PLL。整数N型PLL通常是静态分频器PLL。分数N型PLL可以是任一种分频器PLL,但通常落入动态分频器PLL的类别。

发明内容

在一个方面,一些实现方式提供了一种锁相环路(PLL)装置,包括:相位和频率检测器(PFD)与电荷泵(CP)部分,所述相位和频率检测器(PFD)与电荷泵(CP)部分被配置来:(i)接收参考时钟信号和反馈时钟信号集,并且(ii)基于所述参考时钟信号与所述反馈时钟信号集之间的差来生成输出信号;低通滤波器,所述低通滤波器被配置来从所述PFD与CP部分接收所述输出信号;压控振荡器(VCO),所述VCO由所述低通滤波器驱动以生成VCO时钟信号;第一分频器,所述第一分频器被配置来接收所述VCO时钟信号,并且按第一静态因子对所述VCO时钟信号进行分频以生成第一静态分频的VCO时钟信号;第二分频器,所述第二分频器被配置来接收所述第一静态分频的VCO时钟信号,并且按第二静态因子对所述第一静态分频的VCO时钟信号进行进一步分频以生成第二静态分频的VCO时钟信号,所述第二静态分频的VCO时钟信号能够用作所述PLL装置的输出信号;第三分频器,所述第三分频器被配置来接收所述第一静态分频的VCO时钟信号,并且能够在第一动态分频比与第二动态分频比之间对所述第一静态分频的VCO时钟信号进行分频以生成第三静态分频的VCO时钟信号;反馈部分,所述反馈部分包括:第一组件,所述第一组件:(i)由所述VCO时钟信号或具有相位变化但不具有分频的所述VCO时钟信号钟控,并且(ii)被配置来接收所述第三静态分频的VCO时钟信号并生成指示器信号;以及第二组件,所述第二组件被配置来接收所述指示器信号,并且根据所述指示器信号进行多路复用以便以由所述VCO时钟信号而不是由其分频确定的时钟粒度生成用于所述PFD与CP部分的所述反馈时钟信号集;以及主相位/频率控制引擎,所述主相位/频率控制引擎被配置来断言对所述第三分频器的第一分频控制和对所述多路复用网络的第二多路复用控制。

实现方式可包括以下特征中的一者或多者。

所述反馈部分的所述第一组件可包括移位寄存器。所述移位寄存器可被配置来生成生成所述指示器信号,所述指示器信号包括第一指示信号和第二指示信号,其中所述第一指示信号比所述第二指示信号提前一个时钟周期。所述反馈部分的所述第二组件可包括多路复用网络,所述多路复用网生成多个反馈时钟信号以用作驱动所述相位和频率检测器(PFD)与电荷泵(CP)部分的所述反馈时钟信号集。所述相位和频率检测器(PFD)与电荷泵(CP)部分可包括相位和频率检测器(PFD)与电荷泵(CP)的多个实例,相位和频率检测器(PFD)与电荷泵(CP)的每个实例分别接收来自所述反馈时钟信号集的特定反馈信号。

所述反馈部分的所述第一组件可包括多个移位寄存器。所述反馈部分的所述第一组件的每个移位寄存器可由具有相应相移但不具有分频的所述VCO时钟信号钟控,所述相应相移可在所述VCO时钟信号的完整时钟周期内均匀地间隔。

所述反馈部分的所述第二组件可包括多路复用网络,所述多路复用网络被配置来:(i)从所述多个移位寄存器接收所述指示信号;并且(ii)生成多个反馈时钟信号以用作驱动所述相位和频率检测器(PFD)与电荷泵(CP)部分的所述反馈时钟信号集。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于模拟比特公司,未经模拟比特公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201880089030.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top