[发明专利]一种低复杂度低延迟的GII-BCH编码器硬件架构在审
申请号: | 201910045503.3 | 申请日: | 2019-01-16 |
公开(公告)号: | CN111446974A | 公开(公告)日: | 2020-07-24 |
发明(设计)人: | 王中风;李文杰;林军 | 申请(专利权)人: | 南京大学 |
主分类号: | H03M13/15 | 分类号: | H03M13/15;H03M13/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 210023 江苏省南京市栖*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 复杂度 延迟 gii bch 编码器 硬件 架构 | ||
1.本发明公开的GII-BCH编码器的硬件架构包括:
对于低阶子码,每个子码对应一个低阶BCH编码器和一个线性移位寄存器;对于高阶子码,每个子码对应一个高阶BCH编码器和一个线性移位寄存器;高阶子码将由本身的信息序列和低阶子码共同决定。
2.如权利要求1中所述,所有低阶子码对应的低阶BCH编码器拥有相同的结构,低阶子码的信息序列进入GII-BCH编码器后首先进入他们对应的的BCH编码器进行编码,BCH编码器的输出进入对应的线性移位寄存器。
3.如权利要求1中所述,每个高阶子码对应不同的高阶BCH编码器,高阶子码的信息序列进入GII-BCH编码器后首先进入他们对应的线性移位寄存器,经过线性移位寄存器后才进入对应的BCH编码器。多路复用器在高阶子码信息序列进入编码器的时候选择该信息序列,在信息序列全部进入以后选择BCH编码器所在路。
4.如权利要求1中所述,对于高阶子码,他的信息序列将和低阶子码的移位序列进行求和,得到混合的信息序列,低阶子码的具体移位操作取决于系数向量。混合的信息序列经过对应的高阶BCH编码器后输出高阶码字的中间形式,再与低阶码字的移位序列求差,得到最终的高阶码字。
5.采用以下两步对传统的转移矩阵进行简化,不对误码性能产生任何影响:
●将矩阵元素(i,.j)直接用0元素代替,其中i<j;
●给每一行乘上一个非零元素,使得每行第一个非零元素变为单位元素1。
6.对于一个[m,υ]的GII-BCH码,直接将系数向量π(i)(x)的元素设为转移矩阵中第i行的最后m-i-1个元素。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京大学,未经南京大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910045503.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:立式空调器室内机
- 下一篇:一种高产生物多糖的真菌培养方法
- 同类专利
- 专利分类