[发明专利]一种基于航电光纤网络的多源高精度同步装置有效
申请号: | 201910077515.4 | 申请日: | 2019-01-25 |
公开(公告)号: | CN109861779B | 公开(公告)日: | 2020-11-24 |
发明(设计)人: | 张隐逊;陈栋;吴捷;屈国栋 | 申请(专利权)人: | 中国航空无线电电子研究所 |
主分类号: | H04J3/06 | 分类号: | H04J3/06;H04Q11/00 |
代理公司: | 中国航空专利中心 11008 | 代理人: | 陆峰 |
地址: | 200233 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 光纤 网络 高精度 同步 装置 | ||
1.一种基于航电光纤网络的多源高精度同步装置,其特征在于:所述同步装置为时钟服务器,所述时钟服务器接收不同时钟源的数据并进行对准后,再将对准的时间统一广播给航电网络中的其它设备,实现系统中的时间同步;所述时钟服务器为一个航电系统内部的时钟服务器,时钟服务器接收GPS、北斗、GNSS、手动授时的数据;时钟服务器内采用一个实时时钟芯片来实现本地日历时钟存储、计时功能;当航电系统上电后,时钟服务器读取本地实时时钟芯片内的时间,来实现系统时间的初始化;时钟服务器还可通过光纤网络接收来自多功能显示器的时间信息设置;所述时钟服务器通过多组RS485接口,接收不同时钟源的授时,每组RS485接口包括1路时间信息和1路秒脉冲信号;时间信息包含了年、月、日、时、分、秒、毫秒、微秒、纳秒时间信息,秒脉冲用于对日期时间进行同步;
时钟服务器内采用一个独立的对时逻辑电路,对通过RS485接口接收的时间信息和秒脉冲信号进行处理,并进行时间维护;对时逻辑电路可接收处理器的软件指令,启动或停止对时,并将对时结果上报给软件读取;
在对时成功前,对时逻辑电路使用内部非易失性存储器中存储的本地时钟误差值Δt对本地时间进行周期性校准;在对时成功后,对时逻辑电路使用秒脉冲信号对本地时间进行持续校准;
时钟服务器通过内置的FC子卡连接到光纤网络上,并将对时后的时间广播给网络中的其它设备;为了消除软件操作对时钟精度的影响,在对时逻辑电路与FC子卡之间设计一路RS485接口、一路10MHZ脉冲信号、以及一路使能信号进行通信,并通过这些接口周期性向FC子卡发送RTC时间;对时逻辑电路与FC子卡电气连接采用RS485标准,时钟服务器作为板内时钟服务器时,PULSE与DATA为输出接口;FC子卡作为板内时钟客户端时,CLK为输出接口;
时钟服务器上电后,首先进行如下初始化过程:
1)读取实时时钟芯片内存储的时间信息;
2)设置“对时逻辑电路”的RTC时间;
3)设置“对时逻辑电路”的RTC时间发送周期;
4)写Δt给逻辑;
5)设置FC子卡当前日历时;
6)设置FC子卡为板间时钟客户端;
7)启动对时逻辑电路向FC子卡发送RTC时间;
8)对时逻辑电路在接收到RTC时间发送启动命令后,根据设置的RTC时间和周期通过RS485接口向FC子卡周期发送经组织后的42bit RTC时间。
2.如权利要求1所述的多源高精度同步装置,其特征在于:时钟服务器与卫星对时操作如下:时钟服务器在接收到对时命令后,根据当前时钟源选择,由时钟服务器内软件启动“对时逻辑电路”开始进行对时;
时间对准信息由时间码信息和秒脉冲信息组成,时间码信息通过RS485总线向时钟服务器发送,波特率和时间格式根据具体项目方案设计;
对时逻辑电路在接收到启动舰对时的命令后,在采集到每个秒脉冲上升沿后,开始采集一个时钟码信息,并使用前10个时钟码来互相校正获取一个准确的日历时钟;
对时逻辑电路在进行舰对时的同时,应同步对本地的时钟误差进行计算,并将误差Δt写入“对时逻辑电路”内部非易失性存储器中;
在对时完成后,对时逻辑电路将对时结果和对时后时间上报时钟服务器软件。
3.如权利要求2所述的多源高精度同步装置,其特征在于:时钟服务器与卫星对时的流程如下:
1)时钟服务器软件接收到卫星对时指令;
2)时钟服务器软件根据接口状态或人工指令,启动对时逻辑电路从指定的接口进行对时;
3)对时逻辑电路从两路RS485接口接收秒脉冲和时间信息,开始对时;
4)对时过程中,服务器软件周期读取对时结果,如果对时成功:
从“对时逻辑电路”中读取对时后的时间;
将时间信息写入本地日历时芯片;
更新FC子卡的日历时间;
从“对时逻辑电路”中读取计算出的本地晶振误差Δt,并存储到本地非易失性存储器;
上报对时成功;
5)如果对时失败:
上报对时失败以具体故障码。
4.如权利要求3所述的多源高精度同步装置,其特征在于:时钟服务器手动授时过程如下:时钟服务器可通过FC网络接收地面人员通过多功能显示器设置的时间信息,该时间信息包含年、月、日、时、分、秒信息,以FC-AE-ASM消息格式发送;时钟服务器中软件在接收到该时间信息后,进行以下操作:
a)将时间信息写入时钟服务器中的“对时逻辑电路”;
b)将时间信息写入时钟服务器中的非易失性日历时钟芯片中;
c)调用FC驱动,设置FC网络的日历时间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空无线电电子研究所,未经中国航空无线电电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910077515.4/1.html,转载请声明来源钻瓜专利网。