[发明专利]信号处理方法及装置有效
申请号: | 201910090161.7 | 申请日: | 2019-01-29 |
公开(公告)号: | CN109818624B | 公开(公告)日: | 2023-06-02 |
发明(设计)人: | 向凌志;牛伟 | 申请(专利权)人: | 成都德芯数字科技股份有限公司 |
主分类号: | H03M9/00 | 分类号: | H03M9/00;H03L7/07 |
代理公司: | 北京超凡志成知识产权代理事务所(普通合伙) 11371 | 代理人: | 王艳芬 |
地址: | 610000 四川省成都市武侯*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 信号 处理 方法 装置 | ||
1.一种信号处理方法,其特征在于,所述方法包括:
接收多个串行信号,将各所述串行信号转换为并行信号,读取各所述并行信号的像素时钟频率;
将各所述并行信号进行存储;
采用锁相环倍频出第一本地时钟频率和第二本地时钟频率;
将存储的各所述并行信号按照所述第一本地时钟频率读出,将读出的各所述并行信号按照所述第二本地时钟频率读出;
所述第二本地时钟频率通过以下公式倍频得到:
mipi_csi2_outclk=n·local_clk
其中,
mipi_csi2_outclk为第二本地时钟频率;
local_clk为第一本地时钟频率;
n为第二设定倍数,n≥2。
2.根据权利要求1所述的信号处理方法,其特征在于,将各所述并行信号进行存储的步骤,包括:
将各所述并行信号转换为视频信号,将各所述视频信号进行存储。
3.根据权利要求2所述的信号处理方法,其特征在于,将各所述视频信号进行存储的步骤,包括:
针对每个所述视频信号,将该视频信号存储于一随机存取存储器。
4.根据权利要求3所述的信号处理方法,其特征在于,采用锁相环倍频出第一本地时钟频率和第二本地时钟频率的步骤,包括:
基于设定值采用所述锁相环按照第一设定倍数倍频出所述第一本地时钟频率;
基于所述第一本地时钟频率采用所述锁相环按照第二设定倍数倍频出所述第二本地时钟频率。
5.一种信号处理装置,其特征在于,所述装置包括:
串并转换模块,用于接收多个串行信号,将各所述串行信号转换为并行信号,读取各所述并行信号的像素时钟频率;
存储模块,用于将各所述并行信号进行存储;
倍频模块,用于采用锁相环倍频出第一本地时钟频率和第二本地时钟频率;
读取模块,用于将存储的各所述并行信号按照所述第一本地时钟频率读出,将读出的各所述并行信号按照所述第二本地时钟频率读出;
所述倍频模块,还用于第二本地时钟频率通过以下公式倍频得到:
mipi_csi2_outclk=n·local_clk
其中,
mipi_csi2_outclk为第二本地时钟频率;
local_clk为第一本地时钟频率;
n为第二设定倍数,n≥2。
6.根据权利要求5所述的信号处理装置,其特征在于,所述存储模块通过以下方式将各所述并行信号进行存储:
将各所述并行信号转换为视频信号,将各所述视频信号进行存储。
7.根据权利要求6所述的信号处理装置,其特征在于,所述存储模块通过以下方式将各所述视频信号进行存储:
针对每个所述视频信号,将该视频信号存储于一随机存取存储器。
8.根据权利要求7所述的信号处理装置,其特征在于,所述倍频模块通过以下方式采用锁相环倍频出第一本地时钟频率和第二本地时钟频率:
基于设定值采用所述锁相环按照第一设定倍数倍频出所述第一本地时钟频率;
基于所述第一本地时钟频率采用所述锁相环按照第二设定倍数倍频出所述第二本地时钟频率。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都德芯数字科技股份有限公司,未经成都德芯数字科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910090161.7/1.html,转载请声明来源钻瓜专利网。