[发明专利]具有自我校正机制的四倍频装置及其方法有效
申请号: | 201910092530.6 | 申请日: | 2019-01-30 |
公开(公告)号: | CN110098834B | 公开(公告)日: | 2022-11-08 |
发明(设计)人: | 林嘉亮 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
主分类号: | H03L7/18 | 分类号: | H03L7/18 |
代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 黄艳 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 自我 校正 机制 倍频 装置 及其 方法 | ||
1.一种具有自我校正机制的四倍频装置,包括:
一主要四倍频器,配置以接收一第一时钟信号,并根据一第一控制信号以及一第二控制信号输出一第二时钟信号,其中该第二时钟信号的一第一正缘以及一第二正缘间的时间差是由该第二控制信号控制,且该第二时钟信号的该第一正缘以及一第三正缘间的时间差是由该第一控制信号控制;
一辅助四倍频器,配置以接收该第一时钟信号,并输出具有四倍频的一第三时钟信号,其中该第二时钟信号以及该第三时钟信号间的一静态时间偏移是由一第三控制信号控制;以及
一校正电路,配置以根据该第二时钟信号以及该第三时钟信号间的时间差,输出该第一控制信号、该第二控制信号以及该第三控制信号。
2.如权利要求1所述的四倍频装置,其中该主要四倍频器使该第一时钟信号的一正缘经由一固定延迟产生该第二时钟信号的该第一正缘,使该第二时钟信号的该第一正缘经由通过该第二控制信号控制的延迟产生该第二时钟信号的该第二正缘,使该第一时钟信号的一负缘经由通过该第一控制信号控制的延迟产生该第二时钟信号的该第三正缘,以及使该第二时钟信号的该第三正缘经由通过该第二控制信号控制的延迟产生该第二时钟信号的一第四正缘。
3.如权利要求1所述的四倍频装置,其中该辅助四倍频器包含一锁相回路。
4.一种具有自我校正机制的四倍频装置,包括:
一主要四倍频器,配置以接收具有一基频的一第一时钟信号,并根据一第一控制信号以及一第二控制信号输出具有四倍频的一第二时钟信号,其中该第二时钟信号的一第一正缘是由该第一时钟信号的一正缘产生,该第二时钟信号的一第二正缘是由对该第二时钟信号的该第一正缘进行通过该第二控制信号控制的延迟产生,该第二时钟信号的一第三正缘是由对该第一时钟信号的一负缘进行通过该第一控制信号控制的延迟产生,且该第二时钟信号的一第四正缘是由对该第二时钟信号的该第三正缘进行通过该第二控制信号控制的延迟产生;
一辅助四倍频器,配置以接收该第一时钟信号,并根据一锁相回路输出具有四倍频的一第三时钟信号,其中该第二时钟信号以及该第三时钟信号间的一静态时间偏移是由一第三控制信号控制;以及
一校正电路,配置以根据该第二时钟信号以及该第三时钟信号间的时间差,输出该第一控制信号、该第二控制信号以及该第三控制信号。
5.如权利要求4所述的四倍频装置,其中该校正电路根据该第二时钟信号的该第一正缘以及该第三时钟信号在该第一时钟信号的该正缘后的一第一个正缘间的时间差调整该第三控制信号。
6.如权利要求4所述的四倍频装置,其中该校正电路根据该第二时钟信号的该第二正缘以及该第三时钟信号的一第二个正缘间的时间差调整该第二控制信号。
7.如权利要求4所述的四倍频装置,其中该校正电路根据该第二时钟信号的该第三正缘以及该第三时钟信号的一第三个正缘间的时间差调整该第一控制信号。
8.如权利要求4所述的四倍频装置,其中该主要四倍频器包含:
一两相时钟产生器,配置以接收该第一时钟信号并根据该第一控制信号输出一两相第四时钟信号,其中该两相第四时钟信号的一第一相以及一第二相间的相对时间差是由该第一控制信号控制;
一两相倍频器,配置以接收该两相第四时钟信号,并根据该第二控制信号输出一第五时钟信号,其中该第五时钟信号的一脉宽是由该第二控制信号控制;以及
一单相倍频器,配置以接收该第五时钟信号,并输出该第二时钟信号。
9.如权利要求4所述的四倍频装置,其中该辅助四倍频器包含:
该锁相回路,配置以接收该第一时钟信号,并输出一第六时钟信号;以及
一可变延迟电路,配置以接收该第六时钟信号,并根据该第三控制信号输出该第三时钟信号。
10.一种四倍频方法,包含:
接收一第一时钟信号;
根据该第一时钟信号的一正缘建立具有四倍频的一第二时钟信号的一第一正缘;
根据该第二时钟信号的该第一正缘,进行通过一第二控制信号控制的延迟量产生该第二时钟信号的一第二正缘;
根据该第一时钟信号的一负缘的反相,进行通过一第一控制信号控制的延迟量产生该第二时钟信号的一第三正缘;
根据该第二时钟信号的该第三正缘,进行通过该第二控制信号控制的延迟量产生该第二时钟信号的一第四正缘;
接收该第一时钟信号,并根据一锁相回路输出具有四倍频的一第三时钟信号,其中该第二时钟信号以及该第三时钟信号间的一静态时间偏移是由一第三控制信号控制;
根据该第三时钟信号的一第一个正缘以及该第二时钟信号的该第一正缘间的时间差调整该第三控制信号;
根据该第三时钟信号的一第二个正缘以及该第二时钟信号的该第二正缘间的时间差调整该第二控制信号;以及
根据该第三时钟信号的一第三个正缘以及该第二时钟信号的该第三正缘间的时间差调整该第一控制信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910092530.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于双模式操作的控制缓冲器电路和射频开关
- 下一篇:一种改进型高速采样开关