[发明专利]量子计算组件在审
申请号: | 201910121982.2 | 申请日: | 2019-02-19 |
公开(公告)号: | CN110289256A | 公开(公告)日: | 2019-09-27 |
发明(设计)人: | A.A.埃尔舍比尼;J.A.法尔孔;H.C.乔治;S.M.利夫;J.S.克拉克 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H01L25/18 | 分类号: | H01L25/18;H01L25/07;H01L25/00;H01L23/31;H01L23/498 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 李啸;张金金 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 管芯 量子计算 互连 超导体 量子处理 电耦合 电路 | ||
1.一种量子计算组件,包括:
封装衬底,具有第一表面和相对的第二表面;
第一管芯,具有第一表面和相对的第二表面,其中所述第一管芯的所述第一表面通过第一互连耦合到所述封装衬底的所述第二表面,并且所述第一管芯的所述第一表面至少部分在所述封装衬底的所述第二表面与所述第一管芯的所述第二表面之间;以及
第二管芯,具有第一表面和相对的第二表面,其中所述第二管芯的所述第一表面通过第二互连耦合到所述封装衬底的所述第二表面,并且所述第二管芯的所述第一表面至少部分在所述封装衬底的所述第二表面与所述第二管芯的所述第二表面之间;
其中所述第一管芯或所述第二管芯包含量子处理电路,并且所述第一管芯通过横向互连耦合到所述第二管芯。
2.如权利要求1所述的量子计算组件,其中至少一个所述横向互连将所述第一管芯的所述第一表面耦合到所述第二管芯的所述第一表面。
3.如权利要求2所述的量子计算组件,其中所述第一管芯包含相比靠近所述第一管芯的所述第二表面更靠近所述第一管芯的所述第一表面而定位的量子位元件。
4.如权利要求1-3中任一项所述的量子计算组件,其中至少一个所述横向互连将所述第一管芯的所述第二表面耦合到所述第二管芯的所述第二表面。
5.如权利要求4所述的量子计算组件,其中所述第一管芯包含相比靠近所述第一管芯的所述第一表面更靠近所述第一管芯的所述第二表面而定位的量子位元件。
6.如权利要求1-3中任一项所述的量子计算组件,其中所述封装衬底的所述第二表面包含一个或更多个空腔。
7.如权利要求6所述的量子计算组件,其中至少一个所述空腔在至少一个所述横向互连下方。
8.如权利要求1-3中任一项所述的量子计算组件,其中所述横向互连包含超导体。
9.如权利要求1-3中任一项所述的量子计算组件,其中至少一个所述横向互连包含至少三个子互连。
10.如权利要求1-3中任一项所述的量子计算组件,其中至少一个所述横向互连具有迂回的占用面积。
11.一种量子计算组件,包括:
封装衬底,具有第一表面和相对的第二表面;
第一管芯,具有第一表面和相对的第二表面,其中所述第一管芯的所述第二表面通过第一互连耦合到所述封装衬底的所述第二表面,并且所述第一管芯的所述第一表面至少部分在所述封装衬底的所述第二表面与所述第一管芯的所述第二表面之间;以及
第二管芯,具有第一表面和相对的第二表面,其中所述第二管芯的所述第二表面通过第二互连耦合到所述封装衬底的所述第二表面,并且所述第二管芯的所述第一表面至少部分在所述封装衬底的所述第二表面与所述第二管芯的所述第二表面之间;
其中所述第一管芯或所述第二管芯包含量子处理电路,并且所述第一管芯通过横向互连耦合到所述第二管芯。
12.如权利要求11所述的量子计算组件,其中至少一个所述横向互连将所述第一管芯的所述第二表面耦合到所述第二管芯的所述第二表面。
13.如权利要求12所述的量子计算组件,其中所述第一管芯包含相比靠近所述第一管芯的所述第一表面更靠近所述第一管芯的所述第二表面而定位的量子位元件。
14.如权利要求11所述的量子计算组件,其中所述量子处理电路包含超导量子位元件。
15.如权利要求11所述的量子计算组件,其中所述量子处理电路包含量子阱叠层和在量子阱叠层上方的多个栅极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910121982.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:照明器件
- 下一篇:一种双向增强型栅控可控硅静电保护器件及其制作方法
- 同类专利
- 专利分类