[发明专利]存储器接口在审
申请号: | 201910146821.9 | 申请日: | 2019-02-27 |
公开(公告)号: | CN110209610A | 公开(公告)日: | 2019-09-06 |
发明(设计)人: | 马丁·约翰·罗宾逊;马克·兰德斯 | 申请(专利权)人: | 畅想科技有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F13/18;G06F13/12 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 林强 |
地址: | 英国赫*** | 国省代码: | 英国;GB |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理器 总线接口 存储器总线 高速缓存存储器 存储器接口 配置 关联 传送数据 接口连接 | ||
1.一种用于在存储器总线与高速缓存存储器之间进行接口连接的存储器接口,包括:
多个总线接口,所述多个总线接口被配置为在所述存储器总线与所述高速缓存存储器之间传送数据;以及
多个窥探处理器,所述多个窥探处理器被配置为从所述存储器总线接收窥探请求;
其中,每个窥探处理器与相应的总线接口相关联,并且每个窥探处理器被配置为:在接收到窥探请求时,确定所述窥探请求是否涉及与该窥探处理器相关联的总线接口并且依赖于该确定来处理所述窥探请求。
2.根据权利要求1所述的存储器接口,其中,每个窥探处理器被配置为:依赖于由所述窥探请求寻址的存储器来确定所述窥探请求是否涉及与该窥探处理器相关联的总线接口,并且依赖于该确定来生成对所述窥探请求的响应。
3.根据权利要求1或2所述的存储器接口,其中,所述存储器接口包括如下数据结构,该数据结构被配置为维持所述多个总线接口中的每一个总线接口与相应的存储器地址集之间的映射。
4.根据权利要求3所述的存储器接口,其中,所述相应的存储器地址集中的每一个存储器地址集包括存储器地址的列表和存储器地址的范围中的至少一个。
5.根据权利要求1或2所述的存储器接口,其中,所述高速缓存存储器包括多个高速缓存存储体,并且每个总线接口被配置为向与该总线接口相关联的一个或多个高速缓存存储体传送数据。
6.根据权利要求5所述的存储器接口,其中,每个窥探处理器被配置为:在第一映射中将由所述窥探请求寻址的存储器映射到所述多个高速缓存存储体中的高速缓存存储体,并且在第二映射中将所述高速缓存存储体映射到所述多个总线接口中的一个总线接口。
7.根据权利要求6所述的存储器接口,其中,所述第一映射是如下项之一:由所述窥探请求寻址的存储器与所述高速缓存存储体之间的一对一映射;和允许由所述窥探请求寻址的存储器映射到多于一个高速缓存存储体的映射。
8.根据权利要求3所述的存储器接口,其中,每个窥探处理器被配置为在以下各项中的至少一种的情况下确定所述窥探请求不涉及与该窥探处理器相关联的总线接口:
由所述窥探请求寻址的存储器未映射到与该窥探处理器相关联的总线接口;以及
所述映射不包括由所述窥探请求寻址的存储器。
9.根据权利要求1或2所述的存储器接口,包括高速缓存行状态数据结构,该高速缓存行状态数据结构被配置为存储与所述高速缓存存储器处的高速缓存行有关的状态信息,每个窥探处理器被配置为:在所述窥探请求涉及与该窥探处理器相关联的总线接口的情况下,依赖于存储在所述高速缓存行状态数据结构中的状态信息来生成对所述窥探请求的响应。
10.根据权利要求9所述的存储器接口,其中,在所述状态信息指示所述高速缓存行是以下各项中的至少一个的情况下:
处于无效状态,
正在经历溢出,以及
正在经历写回或驱逐过程,
所关联的窥探处理器被配置为确定所述窥探请求导致高速缓存未命中并且使得对所述窥探请求的对应响应在所述总线上被发送。
11.根据权利要求1或2所述的存储器接口,其中,所述窥探处理器中的至少一个被配置为:在确定所述窥探请求不涉及与该窥探处理器相关联的总线接口时,使得在不用访问所述高速缓存存储器的情况下在所述总线上发送响应。
12.根据权利要求1或2所述的存储器接口,其中,每个窥探处理器包括用于计算所述窥探请求所涉及的总线接口的总线计算模块。
13.根据权利要求1或2所述的存储器接口,其中,每个窥探处理器包括用于存储所接收的窥探请求的缓冲器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于畅想科技有限公司,未经畅想科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910146821.9/1.html,转载请声明来源钻瓜专利网。