[发明专利]一种多通道信号的检测方法及装置有效
申请号: | 201910175011.6 | 申请日: | 2019-03-08 |
公开(公告)号: | CN109981515B | 公开(公告)日: | 2020-06-23 |
发明(设计)人: | 马卓;孟昱光;杜栓义;张龙;杨华卿 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | H04L27/26 | 分类号: | H04L27/26;H04L29/08;H04B17/336 |
代理公司: | 西安维英格知识产权代理事务所(普通合伙) 61253 | 代理人: | 李斌栋;沈寒酉 |
地址: | 710071 陕*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 通道 信号 检测 方法 装置 | ||
1.一种多通道信号的检测方法,其特征在于,所述方法包括:
在将多通道信号的每路通道的数据对应地进行缓存后,对所有通道的缓存进行分组,获得至少一个缓存组;
根据每个缓存组中的缓存数量N,确定N+1个时隙;
在所述N+1个时隙中的前N个时隙中,按照每个缓存组中的缓存对应的时隙顺序,依次对缓存中的缓存数据根据设定的运算策略进行数据处理运算,获得每个缓存组在前N个时隙内各时隙对应的峰值占比值;其中,每个缓存均占用一个时隙的时间进行数据处理运算;
在N+1个时隙中的最后一个时隙,根据每个缓存组在前N个时隙内各时隙对应的峰值占比值确定每个缓存组对应的峰值占比最大值;以及,从所有缓存组对应的峰值占比最大值中,确定待判决的最大值以及所述待判决的最大值对应的缓存组;
相应于所述待判决的最大值不小于设定的门限值,将所述待判决的最大值对应的缓存组中与所述待判决的最大值对应的缓存中的缓存数据进行输出。
2.根据权利要求1所述的方法,其特征在于,所述针对每个缓存组中的缓存,按照时隙顺序依次根据设定的运算策略对缓存数据进行数据处理运算,获得每个缓存组在前N个时隙内各时隙对应的峰值占比值,包括:
根据每个缓存组中的缓存对应的时隙顺序,依次对缓存中的缓存数据进行自相关运算、频谱搬移运算、FFT运算以及峰值判决运算,获取每个缓存组中每个缓存的峰值占比值。
3.根据权利要求1所述的方法,其特征在于,所述根据每个缓存组在前N个时隙内各时隙对应的峰值占比值确定每个缓存组对应的峰值占比最大值,包括:
对于每个缓存组,将每个缓存组的所有缓存的峰值占比值中的最大值确定为每个缓存组对应的峰值占比最大值,并保存所述每个缓存组对应的峰值占比最大值对应的缓存标识。
4.根据权利要求3所述的方法,其特征在于,所述从所有缓存组对应的峰值占比最大值中,确定待判决的最大值以及所述待判决的最大值对应的缓存组,包括:
将所有缓存组对应的峰值占比最大值中的最大值确定为待判决的最大值,并保存所述待判决的最大值对应的缓存组标识以及在所述待判决的最大值对应的缓存组中对应的缓存标识。
5.根据权利要求3所述的方法,其特征在于,所述相应于所述待判决的最大值不小于设定的门限值,将所述待判决的最大值对应的缓存组中与所述待判决的最大值对应的缓存中的缓存数据进行输出,包括:
将所述待判决的最大值与设定的门限值进行比较;
当所述待判决的最大值不小于所述设定的门限值时,基于所述待判决的最大值对应的缓存组中对应的缓存标识确定所述待判决的最大值对应的缓存;
将所述待判决的最大值对应的缓存中的缓存数据进行输出。
6.一种多通道信号的检测装置,其特征在于,所述装置包括:分组部分、第一确定部分、运算部分、第二确定部分、第三确定部分和输出部分;其中,
所述分组部分,配置为在将多通道信号的每路通道的数据对应地进行缓存后,对所有通道的缓存进行分组,获得至少一个缓存组;
所述第一确定部分,配置为根据每个缓存组中的缓存数量N,确定N+1个时隙;
所述运算部分,配置为在所述N+1个时隙中的前N个时隙中,按照每个缓存组中的缓存对应的时隙顺序,依次对缓存中的缓存数据根据设定的运算策略进行数据处理运算,获得每个缓存组在前N个时隙内各时隙对应的峰值占比值;其中,每个缓存均占用一个时隙的时间进行数据处理运算;
所述第二确定部分,配置为在N+1个时隙中的最后一个时隙,根据每个缓存组在前N个时隙内各时隙对应的峰值占比值确定每个缓存组对应的峰值占比最大值;以及,所述第三确定部分,配置为从所有缓存组对应的峰值占比最大值中,确定待判决的最大值以及所述待判决的最大值对应的缓存组;
所述输出部分,配置为相应于所述待判决的最大值不小于设定的门限值,将所述待判决的最大值对应的缓存组中与所述待判决的最大值对应的缓存中的缓存数据进行输出。
7.一种多通道信号的检测装置,其特征在于,所述装置包括:缓存、时隙选择模块、运算模块、比较判决结果模块以及多选1输出模块;其中,
所述缓存的数量与待检测的通道数量一致,每个缓存用于将对应的通道数据进行缓存;并将所有缓存进行分组,获得至少一个缓存组,其中,每个缓存组中缓存的数量为N;
所述时隙选择模块的数量与所述缓存组的数量一致,每个时隙选择模块均对应一个缓存组,所述时隙选择模块,用于确定N+1个时隙,并按照将对应缓存组中的缓存按照时隙先后顺序将缓存中的缓存数据传输至所述运算模块;
所述运算模块的数量与所述缓存组的数量一致,且每个运算模块均对应一个缓存组,所述运算模块,配置为在所述N+1个时隙中的前N个时隙中,按照每个缓存组中的缓存对应的时隙顺序,依次对缓存中的缓存数据根据设定的运算策略对缓存数据进行数据处理运算,获得每个缓存组在前N个时隙内各时隙对应的峰值占比值;其中,每个缓存均占用一个时隙的时间进行数据处理运算;以及,在N+1个时隙中的最后一个时隙,根据每个缓存组在前N个时隙内各时隙对应的峰值占比值确定每个缓存组对应的峰值占比最大值;
所述比较判决结果模块,配置为从所有缓存组对应的峰值占比最大值中,确定待判决的最大值以及所述待判决的最大值对应的缓存组;
所述多选1输出模块,配置为相应于所述待判决的最大值不小于设定的门限值,将所述待判决的最大值对应的缓存组中与所述待判决的最大值对应的缓存中的缓存数据进行输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910175011.6/1.html,转载请声明来源钻瓜专利网。