[发明专利]具有从低功率待机到低频信号传输的快速转换的中继器有效
申请号: | 201910188045.9 | 申请日: | 2019-03-13 |
公开(公告)号: | CN110277988B | 公开(公告)日: | 2021-09-03 |
发明(设计)人: | 王金声;蔡国荣;于凯鸿 | 申请(专利权)人: | 达尔科技股份有限公司 |
主分类号: | H03L5/00 | 分类号: | H03L5/00;H03F3/45;H04B1/16 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 陈甜甜 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 功率 待机 低频 信号 传输 快速 转换 中继 | ||
1.一种电路,其包括:
电源节点;
内部电路节点;
电压模式电路,其包含缓冲器,以及连接于所述缓冲器的输出节点与所述电源节点之间的开关,所述电压模式电路能够部分地基于信号检测器的第一状态配置,以经由所述缓冲器将符合串行数据协议的低频信号提供到所述内部电路节点;以及
电流模式电路,其包括所述开关以及电流模式放大器,所述电流模式电路能够部分地基于所述信号检测器的第二状态配置,以经由所述电流模式放大器将符合所述串行数据协议的高频信号提供到所述内部电路节点。
2.根据权利要求1所述的电路,其中所述缓冲器包括三态装置,所述三态装置经配置以响应于所述信号检测器处于所述第一状态的指示导致所述缓冲器的所述输出节点遵循到所述缓冲器的输入信号,所述三态装置还经配置以响应于所述信号检测器处于所述第二状态的指示,在所述缓冲器的所述输出节点处产生高阻抗。
3.根据权利要求1所述的电路,其进一步包括:
开关控制逻辑,其经配置以导致所述开关在所述信号检测器处于所述第二状态时,将所述缓冲器的所述输出节点连接到所述电源节点,以使得所述电压模式电路不使所述电流模式电路的信令带宽降级。
4.根据权利要求1所述的电路,其中所述串行数据协议对应于DisplayPort标准、串行ATA标准、外围组件互连高速PCI-E标准,或通用串行总线USB标准中的一个。
5.根据权利要求1所述的电路,其中所述高频信号对应于通用串行总线USBSuperSpeed信号或USB SuperspeedPlus信号,且所述低频信号对应于USB低频周期性信号LFPS信号。
6.根据权利要求1所述的电路,其进一步包括:
内部阻抗元件;
电流源;以及
传输端口,其用于将外部负载阻抗耦合到所述内部电路节点;
其中所述电流模式电路经配置以部分地基于所述电流源的电流量值,以及对应于所述内部阻抗元件和所述外部负载阻抗的并联等效阻抗,在所述内部电路节点处驱动所述高频信号,且其中所述电压模式电路经配置以部分地基于所述缓冲器的所述输出节点处的电压量值,以及对应于所述内部阻抗元件和所述外部负载阻抗的串联等效阻抗,在所述内部电路节点处驱动所述低频信号。
7.根据权利要求6所述的电路,其中所述电流模式电路以及电压模式电路均包含所述内部阻抗元件以及所述开关。
8.根据权利要求7所述的电路,其中所述信号检测器经配置以检测所述低频信号的存在,且所述信号检测器处于所述第一状态对应于所述电流模式电路中的所述电流模式放大器、所述电流模式放大器的预驱动器或所述电流模式放大器的预加重电路中的至少一个的减小的偏压电流。
9.一种电路,其包括:
电源节点;
第一内部电路节点;
第二内部电路节点;
电压模式电路,其包含第一缓冲器、第一开关、第二缓冲器,以及第二开关,所述第一开关连接于所述电源节点与所述第一缓冲器的输出节点之间,所述第二开关连接于所述电源节点与所述第二缓冲器的输出节点之间,所述电压模式电路能够部分地基于信号检测器的第一状态配置,以经由所述第一缓冲器和所述第二缓冲器在所述第一内部电路节点和所述第二内部电路节点处提供符合串行数据协议的差分低频信号;以及
电流模式电路,其包括所述第一开关和所述第二开关以及差分电流模式放大器,所述电流模式电路能够部分地基于所述信号检测器的第二状态配置,以经由所述差分电流模式放大器将符合所述串行数据协议的差分高频信号提供到所述第一内部电路节点和所述第二内部电路节点。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于达尔科技股份有限公司,未经达尔科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910188045.9/1.html,转载请声明来源钻瓜专利网。