[发明专利]用于高频讯号系统的时序控制装置及方法有效
申请号: | 201910189320.9 | 申请日: | 2019-03-13 |
公开(公告)号: | CN111697956B | 公开(公告)日: | 2023-03-24 |
发明(设计)人: | 陈柏羽;刘曜嘉;李安明 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
主分类号: | H03K17/22 | 分类号: | H03K17/22 |
代理公司: | 北京德恒律治知识产权代理有限公司 11409 | 代理人: | 章社杲;李伟 |
地址: | 中国台湾新竹*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 高频 讯号 系统 时序 控制 装置 方法 | ||
本发明公开一种用于高频讯号系统的时序控制装置及方法,藉由控制重置讯号的触发点,并将控制好的重置讯号与时脉讯号进行处理,以得到具有绝对时序关系的讯号组。
技术领域
本发明涉及一种时序控制装置及方法,特别是涉及一种用于高频讯号系统的时序控制装置及方法。
背景技术
在现有高速序列器/解除序列器(Serializer/Deserializer,SERDES)系统中,于高速介面下对同相/正交(in phase/quadrature,I/Q)讯号组进行同步取样的电路,无论是在布局或设计层级上均会遇到挑战。
虽然可以使用独立的除频器介面对同相/正交时脉讯号分别除频,以独立控制个别讯号的时序,然而,除频的结果会根据除频器的重置状态及同相/正交时脉讯号组之间的关系,而有数种不同的结果。
举例而言,假设现有除频器以时脉讯号的上升沿开始除频,针对重置讯号与同相/正交时脉讯号组的关系,若同相/正交时脉讯号依序出现在重置讯号的上升沿触发点之后,则除频后的结果将维持同相时脉讯号领先于正交时脉讯号相位90度的关系。另一方面,若重置讯号的上升沿触发点刚好出现在同相时脉讯号的上升沿及正交时脉讯号的上升沿之间,这将导致正交时脉讯号除频的结果领先,而造成同相时脉讯号反而落后正交时脉讯号的相位90度。这样的问题会造成电路在使用此同相/正交时脉讯号的除频结果时,导致时序的错乱。
故,如何通过电路设计的改良,保证同相/正交讯号组的先后顺序,确保时脉正确的取样关系,来避免同相/正交讯号组的时序错乱,来克服上述的缺陷,已成为该项事业所欲解决的重要课题之一。
发明内容
本发明所要解决的技术问题在于,针对现有技术的不足提供一种用于高频讯号系统的时序控制装置及方法,其通过使用独立取样以及时脉选通技术来保证同相/正交讯号组的先后顺序,以确保时脉正确的取样关系。
为了解决上述的技术问题,本发明所采用的其中一技术方案是,提供一种用于高频讯号系统的时序控制装置,其包括取样电路及选通电路。取样电路用于接收主重置讯号、第一时脉讯号、第二时脉讯号、第三时脉讯号及第四时脉讯号,其中第一时脉讯号至该第四时脉讯号各具有多个周期性讯号特征点,该第一时脉讯号与该第二时脉讯号相位差为90度,该第三时脉讯号为该第一时脉讯号的反相讯号,该第四时脉讯号为该第二时脉讯号的反相讯号。该取样电路包括预取样器、第一取样器、第二取样器、第三取样器、第四取样器、第五取样器及第六取样器。预取样器,其输入端接收该主重置讯号,其时脉端接收该第一时脉讯号至该第四时脉讯号的其中之一,并对该主重置讯号进行取样产生预取样讯号,其中该预取样讯号具有一主触发点。第一取样器,其输入端接收该预取样讯号,其时脉端接收该第一时脉讯号至该第四时脉讯号中,具有落后该主触发点270度的该周期性讯号特征点者,以依据该讯号特征对该预取样讯号进行取样,以在其第一输出端输出具有一第一预设触发点的一第一预取样讯号。第二取样器,其输入端接收该第一预取样讯号,其时脉端接收该第一时脉讯号至该第四时脉讯号中,具有落后该第一预设触发点270度的该周期性讯号特征点者,以依据该周期性讯号特征点对该第一预取样讯号进行取样,以在其第一输出端输出具有一第一触发点的一第一重置讯号。第三取样器,其输入端接收该第一重置讯号,其时脉端接收该第一时脉讯号至该第四时脉讯号中,其该些周期性讯号特征中与该第一触发点最近且落后270度者,以依据该讯号特征对该第一重置讯号进行取样,以在其第一输出端输出具有一第四触发点的一第四重置讯号。第四取样器,其输入端接收该预取样讯号,其时脉端接收该第一时脉讯号至该第四时脉讯号中,其该些周期性讯号特征点中落后该主触发点360度者,以依据该讯号特征对该预取样讯号进行取样,以在其第一输出端输出具有一第二预设触发点的一第二预取样讯号。第五取样器,其输入端接收该第二预取样讯号,其时脉端接收该第一时脉讯号至该第四时脉讯号中,其周期性讯号特征中与该第二预设触发点最近且落后270度者,以依据该周期性讯号特征对该第二预取样讯号进行取样,以在其第一输出端输出具有一第二触发点的一第二重置讯号。第六取样器,其输入端接收该第二预取样讯号,其时脉端接收该第一时脉讯号至该第四时脉讯号中,其该些周期性讯号特征中与该第五触发点最近且落后360度者,以依据该周期性讯号特征对该第二预取样讯号进行取样,以在其第一输出端输出具有一第四触发点的一第四重置讯号。选通电路包括第一开关电路、第二开关电路、第三开关电路及第四开关电路。第一开关电路,其输入端接收该第一时脉讯号至该第四时脉讯号中具有落后该第一触发点180度的该周期性讯号特征点者,其选择性的依据该第一重置讯号将其输出端接地或通过其输出端输出一第一讯号。第二开关电路,其输入端接收该第一时脉讯号至该第四时脉讯号中具有落后该第二触发点180度的该周期性讯号特征点者,其选择性的依据该第二重置讯号将其输出端接地或通过其输出端输出一第二讯号。第三开关电路,其输入端接收该第一时脉讯号至该第四时脉讯号中具有落后该第三触发点180度的该周期性讯号特征点者,其选择性的依据该第三重置讯号将其输出端接地或通过其输出端输出一第三讯号。第四开关电路,其输入端接收该第一时脉讯号至该第四时脉讯号中具有落后该第四触发点180度的该周期性讯号特征点者,其选择性的依据该第四重置讯号将其输出端接地或通过其输出端输出一第四讯号。其中,该第一讯号至该第四讯号具有一绝对时序关系。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910189320.9/2.html,转载请声明来源钻瓜专利网。