[发明专利]基于阻变存储器的逻辑门、逻辑电路及计算方法有效
申请号: | 201910205303.X | 申请日: | 2019-03-18 |
公开(公告)号: | CN110007897B | 公开(公告)日: | 2021-01-26 |
发明(设计)人: | 崔小乐;马野;张魁民 | 申请(专利权)人: | 北京大学深圳研究生院 |
主分类号: | G06F7/575 | 分类号: | G06F7/575;H03K19/17704 |
代理公司: | 深圳新创友知识产权代理有限公司 44223 | 代理人: | 黄议本 |
地址: | 518000 广东省深圳市南*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 存储器 逻辑 逻辑电路 计算方法 | ||
1.基于阻变存储器的逻辑门,其特征在于:包括阻变存储单元、分压电阻,所述阻变存储单元的一端与所述分压电阻的一端共同连接到电路的电压输出端,所述阻变存储单元的另一端用于接地或者用于输入信号,所述分压电阻的另一端为电压输入端;所述阻变存储单元包括一个或多个串联或并联在一起的阻变存储器,所述阻变存储器的低阻态电阻值远小于所述分压电阻的阻值使得所述电压输出端的输出电压约等于0V,所述阻变存储器的高阻态电阻值远大于所述分压电阻的阻值使得所述电压输出端的输出电压约等于所述电压输入端接入的电压。
2.根据权利要求1所述的逻辑门,其特征在于:所述并联在一起的阻变存储器的数量小于或等于11,所述串联在一起的阻变存储器的数量小于或等于6。
3.根据权利要求1或2所述的逻辑门,其特征在于:所述阻变存储单元的正端与所述分压电阻的一端共同连接到电路的电压输出端,所述阻变存储单元的负端用于接地或者用于输入信号;或者,所述阻变存储单元的负端与所述分压电阻的一端共同连接到电路的电压输出端,所述阻变存储单元的正端用于接地或者用于输入信号。
4.基于根据权利要求1至3任一项所述的逻辑门的计算方法,其特征在于包括:
根据输入信号的逻辑,改写所述阻变存储器的阻值状态,以使所述阻变存储器处于高阻状态或低阻状态;
使输入至所述电压输入端的输入电压Vin满足Vin<min(|Vopen|,Vclose),其中,Vopen为所述阻变存储器从低阻状态跳变为髙阻状态的阈值电压,Vclose表示所述阻变存储器从高阻状态跳变为低阻状态的阈值电压;
根据所述阻变存储单元的等效电阻上的分压判定所述逻辑门输出的逻辑结果。
5.根据权利要求4所述的计算方法,其特征在于所述改写所述阻变存储器的阻值状态具体为:使所述阻变存储器的一端输入电压Vp,另一端接地,其中,Vp>max(|Vopen|,Vclose)。
6.基于阻变存储器的逻辑电路,其特征在于:包括多级电路阵列,所述电路阵列包括多个根据权利要求1至3任一项所述逻辑门;上一级所述电路阵列的电压输出端与下一级所述电路阵列中的阻变存储器连接,以改写下一级所述电路阵列中的阻变存储器的阻值状态。
7.根据权利要求6所述的逻辑电路,其特征在于:所述逻辑门的运算方式包括与、或、非。
8.根据权利要求6所述的逻辑电路,其特征在于:所述电路阵列的数量为两级或三级以上。
9.基于根据权利要求6至8任一项所述的逻辑电路的计算方法,其特征在于包括:
对所述电路阵列的阻变存储器置初值;
使输入至第一级所述电路阵列的电压输入端的输入电压Vin满足Vin<min(|Vopen|,Vclose),其中,Vopen为所述阻变存储器从低阻状态跳变为髙阻状态的阈值电压,Vclose表示所述阻变存储器从高阻状态跳变为低阻状态的阈值电压,以使第一级所述电路阵列中的逻辑门进行逻辑运算;
利用上一级所述电路阵列的逻辑运算结果改写下一级所述电路阵列中的阻变存储器的阻值状态,以使下一级所述电路阵列中的逻辑门进行逻辑运算,输出最终运算结果。
10.一种计算机可读存储介质,其存储有与计算设备结合使用的计算机程序,所述计算机程序可被处理器执行以实现权利要求4或5或9所述方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院,未经北京大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910205303.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:具有时钟选通的用于执行矩阵乘法的硬件单元
- 下一篇:教育共享服务平台系统