[发明专利]像素驱动电路、显示装置及像素驱动方法有效
申请号: | 201910243634.2 | 申请日: | 2019-03-28 |
公开(公告)号: | CN109754757B | 公开(公告)日: | 2020-11-06 |
发明(设计)人: | 石领 | 申请(专利权)人: | 京东方科技集团股份有限公司;成都京东方光电科技有限公司 |
主分类号: | G09G3/3291 | 分类号: | G09G3/3291;G09G3/3233 |
代理公司: | 北京市立方律师事务所 11330 | 代理人: | 张筱宁;宋海斌 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 驱动 电路 显示装置 方法 | ||
1.一种像素驱动电路,其特征在于,包括:电荷存储模块、驱动模块、第一开关模块、第二开关模块和第三开关模块;
所述电荷存储模块的第一端与第一电压端电连接,第二端与第一节点电连接,第三端与第二节点电连接;
所述驱动模块的第一端与所述第一节点电连接,第二端与所述第二节点电连接;
所述第一开关模块的第一端与扫描信号线电连接,第二端与数据信号线电连接,第三端与所述第二节点电连接,第四端与所述第一节点电连接,第五端与第三节点电连接;
所述第二开关模块的第一端与第一控制信号线电连接,第二端与所述第一电压端电连接,第三端与所述第三节点电连接,第四端与所述第二节点电连接,第五端与发光元件电连接;
所述第三开关模块的第一端与第二控制信号线电连接,第二端与所述第三节点电连接,第三端与所述驱动模块的第三端电连接。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述电荷存储模块包括第一电容和第二电容;
所述第一电容的第一极作为所述电荷存储模块的第一端;
所述第一电容的第二极和所述第二电容的第一极均作为所述电荷存储模块的第二端;
所述第二电容的第二极作为所述电荷存储模块的第三端。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动模块包括第一晶体管;
所述第一晶体管的控制极、第一极、第二极分别作为所述驱动模块的第一端、第二端、第三端。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述第一开关模块包括第二晶体管和第三晶体管;
所述第二晶体管的控制极和所述第三晶体管的控制极均作为所述第一开关模块的第一端;
所述第二晶体管的第一极、第二极分别作为所述第一开关模块的第二端、第三端;
所述第三晶体管的第一极、第二极分别作为所述第一开关模块的第四端、第五端。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述第二开关模块包括第四晶体管和第五晶体管;
所述第四晶体管的控制极和所述第五晶体管的控制极均作为所述第二开关模块的第一端;
所述第四晶体管的第一极、第二极分别作为所述第二开关模块的第二端、第三端;
所述第五晶体管的第一极、第二极分别作为所述第二开关模块的第四端、第五端。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述第三开关模块包括第六晶体管;
所述第六晶体管的控制极、第一极、第二极分别作为所述第三开关模块的第一端、第二端、第三端。
7.根据权利要求4至6中任一项所述的像素驱动电路,其特征在于,各所述晶体管均为薄膜晶体管,任一所述晶体管的控制极为所述薄膜晶体管的栅极;
所述控制极所属的所述晶体管的第一极为所述薄膜晶体管的源极或漏极,第二极为与所述第一极相对应的所述薄膜晶体管的漏极或源极。
8.一种显示装置,其特征在于,包括如权利要求1至7中任一项所述的像素驱动电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;成都京东方光电科技有限公司,未经京东方科技集团股份有限公司;成都京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910243634.2/1.html,转载请声明来源钻瓜专利网。