[发明专利]VPX总线信号接收处理系统有效
申请号: | 201910245244.9 | 申请日: | 2019-03-28 |
公开(公告)号: | CN110083565B | 公开(公告)日: | 2022-11-29 |
发明(设计)人: | 李红兵;米文龙;马传干;乔雪原 | 申请(专利权)人: | 西南电子技术研究所(中国电子科技集团公司第十研究所) |
主分类号: | G06F13/42 | 分类号: | G06F13/42 |
代理公司: | 成飞(集团)公司专利中心 51121 | 代理人: | 郭纯武 |
地址: | 610036 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | vpx 总线 信号 接收 处理 系统 | ||
1.一种VPX总线信号接收处理系统,包括:具备万兆以太网通信功能的显示控制PC计算机和接收处理机箱,其特征在于,接收处理机箱内置根据不同应用需求部署高速串行总线标准VPX的若干个采集处理模块和信道模块;显示控制PC计算机通过万兆以太网数据链路连接设置在接收处理机箱内的各采集处理模块,各采集处理模块内置PowerPC处理系统,通过RapidIO链路与FPGA1模块和FPGA2模块相连,FPGA1模块通过GTX链路与FPGA2模块进行通信,并且各FPGA1模块通过RapidIO/GTX相互连接;各信道模块内置接口控制模块和若干信道子模块,其中,各接口控制模块和PowerPC处理系统通过CAN总线链路共线互连,显示控制PC计算机通过万兆以太网数据链路与PowerPC处理系统进行数据通信,PowerPC处理系统解析显示控制PC计算机下发的控制命令,将控制命令发送给FPGA1模块、FPGA2模块,并且转发FPGA1模块、FPGA2模块上传的数据。
2.如权利要求1所述的VPX总线信号接收处理系统,其特征在于:所述的显示控制PC计算机内置显示控制软件,采用万兆以太网卡通过万兆以太网数据链路与部署在接收处理机箱内部的各采集处理模块的PowerPC处理系统进行数据通信,所用的网络协议为TCP或UDP。
3.如权利要求1所述的VPX总线信号接收处理系统,其特征在于:所述的接收处理机箱设置八个槽位,八个槽位根据不同应用需求部署VPX标准的采集处理模块和信道模块。
4.如权利要求1所述的VPX总线信号接收处理系统,其特征在于:所述的采集处理模块包括PowerPC处理系统、FPGA1模块和FPGA2模块,其中,PowerPC处理系统由一片多核PowerPC处理器及其外围电路组成。
5.如权利要求4所述的VPX总线信号接收处理系统,其特征在于:PowerPC处理器运行VxWorks或者ReWorks实时操作系统,通过万兆以太网链路与显示控制PC计算机相连,通过RapidIO链路与FPGA1模块、FPGA2模块相连。
6.如权利要求1所述的VPX总线信号接收处理系统,其特征在于:FPGA1模块和FPGA2模块各由一片XC7V系列的FPGA芯片及其外围电路组成,FPGA1模块和FPGA2模块通过GTX链路相连。
7.如权利要求1所述的VPX总线信号接收处理系统,其特征在于:所述的信道模块包括接口控制模块和若干信道子模块,接口控制模块分别与信道子模块1、信道子模块2…信道子模块N相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西南电子技术研究所(中国电子科技集团公司第十研究所),未经西南电子技术研究所(中国电子科技集团公司第十研究所)许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910245244.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种控制芯片及其使用方法
- 下一篇:一种具有投影计算机功能的外接小键盘