[发明专利]数据保持电路以及方法在审
申请号: | 201910258790.6 | 申请日: | 2019-04-01 |
公开(公告)号: | CN110350908A | 公开(公告)日: | 2019-10-18 |
发明(设计)人: | 黄开麒;高章瑞;刘祈麟;鲁立忠;谢尚志;马伟翔;简永溱 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
代理公司: | 北京德恒律治知识产权代理有限公司 11409 | 代理人: | 章社杲;李伟 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电源电压电平 从锁存器 锁存器 数据保持电路 电平移位器 主锁存器 电源域 输入端 电路 配置 输入端连接 信号电平 输出端 移位 输出 | ||
1.一种电路,包括:
从锁存器,包括第一输入端和输出端,所述第一输入端连接至主锁存器;以及
保持锁存器,包括连接至所述输出端的第二输入端,
其中
所述主锁存器和所述从锁存器被配置为在具有第一电源电压电平的第一电源域中工作,
所述保持锁存器被配置为在具有与所述第一电源电压电平不同的第二电源电压电平的第二电源域中工作,和
所述电路还包括电平移位器,所述电平移位器被配置为将信号电平从所述第一电源电压电平和所述第二电源电压电平中的一个移位为所述第一电源电压电平和所述第二电源电压电平中的另一个。
2.根据权利要求1所述的电路,其中
所述第一电源电压电平高于所述第二电源电压电平,以及
所述电平移位器被配置为在所述第一电源域中工作。
3.根据权利要求1所述的电路,其中
所述第二电源电压电平高于所述第一电源电压电平,以及
所述电平移位器被配置为在所述第二电源域中工作。
4.根据权利要求1所述的电路,其中
所述电平移位器是被配置为在所述第一电源域中工作的第一电平移位器,以及
所述电路包括被配置为在所述第二电源域中工作的第二电平移位器。
5.根据权利要求4所述的电路,其中,所述电路包括被配置为在所述第一电源域中工作的第三电平移位器。
6.一种集成电路(IC),包括:
第一锁存器,电连接至第二锁存器,所述第一锁存器包括位于第一n阱中的第一晶体管;
保持锁存器,电连接至所述第一锁存器,所述保持锁存器包括位于与所述第一n阱分隔开的第二n阱中的第二晶体管;以及
电平移位器,包括位于所述第一n阱或所述第二n阱中的第三晶体管。
7.根据权利要求6所述的集成电路,其中
所述第三晶体管位于所述第一n阱中,以及
所述集成电路包括另一电平移位器,所述另一电平移位器包括位于所述第二n阱中的第四晶体管。
8.根据权利要求6所述的集成电路,还包括:
第一导电元件,被配置为将所述第一锁存器和所述第二锁存器连接至第一电源,以及
第二导电元件,被配置为将所述保持锁存器连接至与所述第一电源分隔开的第二电源。
9.一种保持数据位的方法,包括:
在保持锁存器的输入端处接收第一逻辑电平;
响应于所述第一逻辑电平将逻辑状态存储到所述保持锁存器中;以及
在从锁存器的输入端处接收第二逻辑电平,所述第二逻辑电平对应于存储的所述逻辑状态,
其中,存储所述逻辑状态和接收所述第二逻辑电平中的至少一个包括使用电平移位器。
10.根据权利要求9所述的方法,其中,存储所述逻辑状态包括使用所述电平移位器来增加所述第一逻辑电平的电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910258790.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:在宽范围电源电压下工作的输出缓冲电路的偏置级联晶体管
- 下一篇:一种接口电路