[发明专利]存储器系统以及用于操作该存储器系统的方法在审
申请号: | 201910309740.6 | 申请日: | 2019-04-17 |
公开(公告)号: | CN110727397A | 公开(公告)日: | 2020-01-24 |
发明(设计)人: | 吴翊诚;金珍雄 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 11002 北京路浩知识产权代理有限公司 | 代理人: | 张晶;赵赫 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 缓冲区域 存储器系统 数据结构 电源管理单元 写入缓冲器 存储器装置 存储数据 电力供应 省电模式 控制器 | ||
1.一种存储器系统,包括:
存储器装置,存储数据;以及
控制器,包括:
写入缓冲器,包括多个缓冲区域,
缓冲区域数据结构,表示所述多个缓冲区域中的每个缓冲区域是否包括数据,以及
电源管理单元,当所述存储器系统处于省电模式时,基于所述缓冲区域数据结构中针对每个缓冲区域的表示来选择性地保持相应缓冲区域的电力供应。
2.根据权利要求1所述的存储器系统,其中所述缓冲区域数据结构是位图数据结构。
3.根据权利要求2所述的存储器系统,其中所述控制器进一步包括处理器,并且
所述处理器通过将与缓冲数据的每个缓冲区域对应的位改变为第一逻辑值并将与移除数据的每个缓冲区域对应的位改变为第二逻辑值,来控制所述缓冲区域数据结构以表示数据是否被存储在所述多个缓冲区域中的每个缓冲区域中。
4.根据权利要求3所述的存储器系统,其中所述控制器进一步包括主机接口和存储器接口,
所述主机接口将从主机接收的写入数据缓冲在所述写入缓冲器的缓冲区域中,
所述存储器接口向所述存储器装置提供所缓冲的写入数据,并且
所述处理器控制所述存储器装置以对所缓冲的写入数据执行写入操作,并且当所述写入操作完成时,所述处理器移除所缓冲的写入数据。
5.根据权利要求1所述的存储器系统,其中当所述存储器系统处于活动模式时,所述电源管理单元向所有缓冲区域供应电力。
6.根据权利要求1所述的存储器系统,其中所述存储器系统响应于来自主机的命令而切换到省电模式。
7.根据权利要求1所述的存储器系统,其中当在特定时间长度内未检测到读取操作、写入操作、编程操作或擦除操作时,所述存储器系统切换到省电模式。
8.根据权利要求5所述的存储器系统,其中当检测到读取操作、写入操作、编程操作或擦除操作时,所述存储器系统切换到活动模式。
9.一种用于操作存储器系统的方法,包括:
标记缓冲区域数据结构的、与缓冲写入数据的缓冲区域对应的每个段;
改变与移除所缓冲的写入数据的缓冲区域对应的每个段中的标记;并且
当所述存储器系统处于省电模式时,基于对所述缓冲区域数据结构的每个段的读取来选择性地保持相应缓冲区域的电力供应。
10.根据权利要求9所述的方法,其中所述缓冲区域数据结构是位图数据结构。
11.根据权利要求10所述的方法,其中标记所述缓冲区域数据结构的、与缓冲写入数据的缓冲区域对应的每个段包括:
将与缓冲所述写入数据的每个缓冲区域对应的位改变为第一逻辑值。
12.根据权利要求10所述的方法,其中改变与移除所缓冲的写入数据的缓冲区域对应的每个段中的标记包括:
将与移除所缓冲的写入数据的每个缓冲区域对应的位改变为第二逻辑值。
13.根据权利要求9所述的方法,进一步包括:
将从主机接收的所述写入数据缓冲在写入缓冲器的一个或多个缓冲区域中;
向存储器装置提供所缓冲的写入数据;
对所缓冲的写入数据执行写入操作;并且
当所述写入操作完成时,移除所缓冲的写入数据。
14.根据权利要求9所述的方法,进一步包括:
当所述存储器系统处于活动模式时,向所有缓冲区域供应电力。
15.根据权利要求9所述的方法,进一步包括:
响应于来自主机的命令将所述存储器系统切换到省电模式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910309740.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:数据输出缓冲器
- 下一篇:存储器系统及其操作方法