[发明专利]用于多核芯片的集成电路布局配线在审
申请号: | 201910329345.4 | 申请日: | 2015-11-10 |
公开(公告)号: | CN110263361A | 公开(公告)日: | 2019-09-20 |
发明(设计)人: | C·比什特;H·斯克里夫纳三世 | 申请(专利权)人: | 意法半导体公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50;H03K19/0175 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;张宁 |
地址: | 美国得*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 互连 沟道 衬底 互连线路 集成电路片上系统 芯片 顶部金属化层 集成电路布局 时钟缓冲器 顶部表面 多核芯片 设计规则 电连接 晶体管 馈通 配线 扇出 集成电路 半导体 准许 保留 资产 | ||
1.一种方法,包括:
根据预定义的分割规则集,将集成电路芯片划分为多个设计单元分区;
配置沟道互连层,其具有被设置在分区之间的沟道化互连线,以形成被包含在所述多个设计单元分区内的无沟道互连层;以及
在所述多个设计单元分区中的至少一个设计单元分区中形成缓冲器电路。
2.根据权利要求1所述的方法,其中所述配置包括:
将所述沟道化互连线布线穿过相邻的分区;以及
布线所述集成电路芯片的多个沟道化多扇出互连线。
3.根据权利要求1所述的方法,还包括:
为所述集成电路芯片分配时钟缓冲区,所述时钟缓冲区与所述多个设计单元分区中的第一分区内的时钟源相邻;
定义所述第一分区的一个或多个输入/输出端口处的输入/输出条件;
确定待应用于所述集成电路芯片的不同部件的时钟信号的时钟延迟的数目;以及
在所述时钟缓冲区中形成时钟缓冲器,以提供所确定的数目的时钟延迟。
4.一种方法,包括:
选择包括微电子部件的多个设计单元;
将所述多个设计单元分配给分区;
构造所述分区,以减少将所述分区彼此电耦合的总线线路的数目;
消除多扇出连接;
产生包括无沟道互连网络的平面图,所述无沟道互连网络包括在所述分区的边界处彼此邻接的电连接;
根据所述平面图布置所述分区;
执行放置并旋转工艺;
执行系统时序分析;
执行时钟平衡程序;
基于所述系统时序分析,所述时钟平衡程序包括基于所述无信道互连网络的拓扑而将时钟缓冲器插入所述分区;以及
在至少一个所述分区中形成缓冲器电路。
5.根据权利要求4所述的方法,其中,消除所述多扇出连接包括:用一对一连接替换所述多扇出连接。
6.根据权利要求4所述的方法,其中,所述时钟平衡程序包括插入抽头延迟。
7.根据权利要求4所述的方法,其中,所述分区包括时钟发生器和时钟缓冲器。
8.根据权利要求4所述的方法,还包括:
根据规则表中编码的规范来执行馈通程序。
9.一种方法,包括:
形成具有多个分区的无沟道集成半导体电路裸片,形成所述无沟道集成半导体电路裸片包括:
在衬底上形成多个金属化层;
在所述衬底中形成多个集成电路部件,所述多个集成电路部件中的每个集成电路部件占据所述多个分区中的不同分区;
在所述多个金属化层中的第一金属化层中形成互连总线,所述第一金属化层通过所述多个金属化层中的至少第二金属化层与所述衬底间隔开,所述互连总线将所述多个分区中的第一分区中的第一集成电路部件电耦合至所述多个分区中的第二分区中的第二集成电路部件,所述互连总线跨所述多个分区中的第三分区延伸;以及
在所述第三分区中形成缓冲器电路,所述缓冲器电路被电耦合至所述互连总线。
10.根据权利要求9所述的方法,其中,形成所述无沟道集成半导体电路裸片包括:
通过在所述多个金属化层中的至少一个金属化层中形成多个互连过孔和触点,将所述缓冲器电路电耦合至所述互连总线。
11.根据权利要求9所述的方法,其中,形成所述多个集成电路部件包括形成微处理器、图形处理器、数字信号处理器、存储器阵列、总线桥和外围逻辑块中的至少一个。
12.根据权利要求9所述的方法,其中形成所述缓冲器电路包括形成所述缓冲器电路以增加信号的信号强度。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体公司,未经意法半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910329345.4/1.html,转载请声明来源钻瓜专利网。